适用于中频接收机的带通Simgma-Delta调制器的研究与实现
| 目录 | 第1-4页 |
| 摘要 | 第4-5页 |
| Abstract | 第5-6页 |
| 第一章 引言 | 第6-9页 |
| ·研究背景 | 第6-8页 |
| ·研究内容 | 第8页 |
| ·论文结构 | 第8-9页 |
| 第二章 模数转换器概述 | 第9-23页 |
| ·模数转换原理 | 第9-13页 |
| ·采样 | 第9-11页 |
| ·量化和编码 | 第11-13页 |
| ·Nyquist型模数转换器 | 第13-17页 |
| ·快闪型模数转换器 | 第14页 |
| ·两步式模数转换器 | 第14-15页 |
| ·逐次逼近型模数转换器 | 第15-16页 |
| ·流水线型模数转换器 | 第16页 |
| ·Nyquist型模数转换器的局限性 | 第16-17页 |
| ·过采样型模数转换器 | 第17-22页 |
| ·过采样技术 | 第18-19页 |
| ·噪声整形技术 | 第19-20页 |
| ·降采样滤波技术 | 第20-21页 |
| ·性能指标 | 第21-22页 |
| ·本章小结 | 第22-23页 |
| 第三章 ∑Δ调制器 | 第23-32页 |
| ·∑Δ调制器工作原理 | 第23-28页 |
| ·低通∑Δ调制 | 第23-25页 |
| ·带通∑Δ调制 | 第25-28页 |
| ·中心频率的选取 | 第26-27页 |
| ·从直流到f_s/4的转换 | 第27-28页 |
| ·带通∑Δ调制器实现技术 | 第28-31页 |
| ·离散时间和连续时间∑Δ调制器 | 第28-29页 |
| ·单环和级联∑Δ调制器 | 第29-30页 |
| ·—位和多位量化∑Δ调制器 | 第30-31页 |
| ·带通∑Δ调制器设计要点 | 第31页 |
| ·本章小结 | 第31-32页 |
| 第四章 带通ΣΔ调制器系统级设计 | 第32-47页 |
| ·系统架构 | 第32-38页 |
| ·谐振器的实现方式 | 第33-34页 |
| ·结构和参数选取 | 第34-36页 |
| ·稳定性分析 | 第36-38页 |
| ·非理想因素 | 第38-46页 |
| ·开关的非理想特性 | 第38-39页 |
| ·运放的非理想特性 | 第39-43页 |
| ·双通道间的电容失配 | 第43-44页 |
| ·量化器的非理想特性 | 第44-45页 |
| ·时钟抖动 | 第45-46页 |
| ·本章小结 | 第46-47页 |
| 第五章 带通∑Δ调制器电路设计 | 第47-59页 |
| ·调制器电路 | 第47页 |
| ·谐振器的设计 | 第47-54页 |
| ·采样电容 | 第50页 |
| ·运放设计 | 第50-54页 |
| ·运放结构选取 | 第50-52页 |
| ·偏置电路 | 第52-53页 |
| ·共模反馈电路 | 第53-54页 |
| ·量化器和延时反馈电路的设计 | 第54-55页 |
| ·时钟发生电路的设计 | 第55-57页 |
| ·基准电压和电流的设计 | 第57页 |
| ·电路仿真 | 第57-58页 |
| ·本章小结 | 第58-59页 |
| 第六章 带通∑Δ调制器版图设计 | 第59-62页 |
| ·版图设计方法 | 第59-60页 |
| ·调制器版图 | 第60-61页 |
| ·本章小结 | 第61-62页 |
| 第七章 带通∑Δ调制器芯片测试 | 第62-68页 |
| ·芯片测试方法 | 第62页 |
| ·PCB板设计 | 第62-63页 |
| ·测试架构 | 第63-64页 |
| ·测试结果及比较 | 第64-67页 |
| ·本章小结 | 第67-68页 |
| 第八章 总结与展望 | 第68-70页 |
| ·本文工作总结 | 第68页 |
| ·未来工作展望 | 第68-70页 |
| 参考文献 | 第70-74页 |
| 致谢 | 第74-75页 |
| 发表论文列表 | 第75-76页 |