数字相关器解调系统设计与FPGA实现
摘要 | 第1-5页 |
Abstract | 第5-10页 |
第一章 引言 | 第10-13页 |
·数字相关器概述 | 第10-11页 |
·课题来源 | 第11页 |
·课题目标 | 第11-12页 |
·本论文主要工作及内容安排 | 第12-13页 |
第二章 解调技术相关知识简介 | 第13-36页 |
·MSK 信号简介 | 第13-19页 |
·MSK 基本概念 | 第13-15页 |
·MSK 波形相位网络图 | 第15-18页 |
·MSK 调制的特点 | 第18-19页 |
·滤波器原理 | 第19-24页 |
·数字滤波器 | 第19-20页 |
·FIR 滤波器理论 | 第20-21页 |
·FIR 滤波器的设计方法 | 第21-24页 |
·数字控制振荡器 | 第24-29页 |
·DDS 理论原理 | 第24-26页 |
·DDS 的性能特点 | 第26-27页 |
·DDS 性能分析 | 第27-28页 |
·NCO 简介 | 第28-29页 |
·基于CORDIC 算法原理 | 第29-35页 |
·本章小结 | 第35-36页 |
第三章 解调算法设计及模型建立 | 第36-44页 |
·信号帧结构 | 第36-37页 |
·扩频方式 | 第36页 |
·分时帧结构 | 第36-37页 |
·调制方式 | 第37页 |
·总体方案设计 | 第37-38页 |
·MSK 信号差分解调及Matlab 仿真 | 第38-40页 |
·MSK 信号正交解调及Matlab 仿真 | 第40-43页 |
·差分解调和正交解调的比较和选用 | 第43页 |
·本章小结 | 第43-44页 |
第四章 差分解调的FPGA 实现 | 第44-61页 |
·设计简介及模块划分 | 第44-45页 |
·输入缓冲及差分相乘模块的FPGA 实现 | 第45-46页 |
·数字滤波器的FPGA 实现 | 第46-59页 |
·数字滤波器的串行实现 | 第46-48页 |
·数字滤波器的并行实现 | 第48-51页 |
·数字滤波器的分布式实现 | 第51-57页 |
·三种滤波方案的比较和选用 | 第57-59页 |
·输出判决模块的FPGA 实现 | 第59-60页 |
·本章小结 | 第60-61页 |
第五章 正交解调的FPGA 实现 | 第61-71页 |
·CORDIC 算法的实现结构 | 第61-63页 |
·迭代结构的CORDIC 处理器 | 第61-62页 |
·流水线结构的CORDIC 处理器 | 第62-63页 |
·数控振荡器的FPGA 实现 | 第63-67页 |
·CORDIC 算法相位求取模块的FPGA 实现 | 第67-69页 |
·总体设计及模块划分 | 第67-68页 |
·相位求取模块的FPGA 实现 | 第68-69页 |
·本章小结 | 第69-71页 |
第六章 系统测试 | 第71-78页 |
·系统测试环境 | 第71-74页 |
·系统测试 | 第74-76页 |
·系统测试方案 | 第74页 |
·具体测试步骤 | 第74-76页 |
·系统的调试 | 第76-77页 |
·本章小结 | 第77-78页 |
第七章 结论与展望 | 第78-80页 |
·结论 | 第78-79页 |
·未来的工作 | 第79-80页 |
参考文献 | 第80-83页 |
致谢 | 第83-84页 |
个人简历、在学期间的研究成果及发表的学术论文 | 第84页 |