应用于1553B总线协议的控制器IP核的设计研究
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 第1章 绪论 | 第7-11页 |
| ·引言 | 第7页 |
| ·国内外1553B总线研究发展状况 | 第7-8页 |
| ·论文工作目的和意义 | 第8页 |
| ·开发过程的内容安排 | 第8-9页 |
| ·开发工具 | 第9-11页 |
| 第2章 1553B总线协议 | 第11-21页 |
| ·1553B总线的特点 | 第11-12页 |
| ·1553B总线的消息传输机制 | 第12-13页 |
| ·1553B总线在武器通信中的应用 | 第13-14页 |
| ·本文所使用的1553B总线技术名词 | 第14-21页 |
| 第3章 各子功能模块的设计与实现 | 第21-57页 |
| ·编解码器的设计与实现 | 第25-29页 |
| ·编码器的设计与实现 | 第25-27页 |
| ·解码器的设计与实现 | 第27-29页 |
| ·1553B协议处理状态机的设计与实现 | 第29-48页 |
| ·状态机与其它模块的接口 | 第29-30页 |
| ·状态机的内部寄存器 | 第30-31页 |
| ·状态机的中断设计 | 第31-33页 |
| ·状态机的总体设计 | 第33-34页 |
| ·RT子状态机的设计与实现 | 第34-41页 |
| ·BC子状态机的设计与实现 | 第41-48页 |
| ·读写控制器的设计与实现 | 第48-52页 |
| ·其它通用模块的设计与实现 | 第52-56页 |
| ·总线缓冲器的设计与实现 | 第52-54页 |
| ·片内4KRAM的设计与实现 | 第54-55页 |
| ·分频器PLL的设计与实现 | 第55-56页 |
| ·本章小结 | 第56-57页 |
| 第4章 协议芯片逻辑的仿真验证 | 第57-63页 |
| ·仿真概论 | 第57-58页 |
| ·仿真测试结果 | 第58-63页 |
| 第5章 结束语 | 第63-65页 |
| ·论文总结 | 第63页 |
| ·设计亮点 | 第63-64页 |
| ·进一步工作的建议 | 第64-65页 |
| 致谢 | 第65-66页 |
| 参考文献 | 第66-68页 |
| 攻读硕士学位期间参与的主要工作及发表的论文 | 第68-69页 |
| 发表的论文 | 第68-69页 |