基于FPGA的硬件进化研究
摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 绪论 | 第7-10页 |
·硬件进化概述 | 第7-8页 |
·研究背景现状及意义 | 第8页 |
·研究的内容与目标 | 第8-10页 |
第二章 硬件进化及演化算法简介 | 第10-22页 |
·演化硬件 | 第10-13页 |
·演化硬件的定义 | 第10页 |
·进化硬件的基本原理、特点以及实现方法 | 第10-12页 |
·演化硬件的应用 | 第12-13页 |
·国内外研究动态 | 第13页 |
·演化算法概述 | 第13-22页 |
·遗传算法 | 第14-17页 |
·蚁群算法 | 第17-19页 |
·遗传算法与蚁群算法的动态融合 | 第19-22页 |
第三章 硬件进化实验平台及开发环境 | 第22-32页 |
·可编程逻辑门阵列 | 第22-26页 |
·可编程逻辑器件分类 | 第22-23页 |
·现场可编程逻辑器件(FPGA)概述 | 第23-26页 |
·硬件进化实验平台,开发环境以及开发语言VHDL | 第26-29页 |
·硬件进化开发平台 | 第26-29页 |
·硬件进化中用到的开发语言 | 第29页 |
·开发环境中硬件部分介绍 | 第29-32页 |
第四章 演化算法硬件模块划分与设计 | 第32-51页 |
·演化算法硬件系统模块划分与其结构设计 | 第32-35页 |
·硬件设计过程中基本设计 | 第33页 |
·模块设计中演化算法硬件设计运行过程 | 第33-34页 |
·硬件进化设计过程基本模块结构示意图 | 第34-35页 |
·硬件简化中基本参数设置 | 第35页 |
·各个模块的功能与具体设计 | 第35-51页 |
·顶层图设计 | 第35-38页 |
·控制模块的设计 | 第38-42页 |
·存储器模块的设计 | 第42-43页 |
·随机数模块的设计 | 第43-44页 |
·初始化模块的设计 | 第44-45页 |
·多路数据选择器Mux 的设计 | 第45页 |
·选择模块的设计 | 第45-47页 |
·交叉变异模块的设计 | 第47-48页 |
·适应度模块的设计 | 第48-49页 |
·试验数据分析 | 第49-51页 |
第五章 总结与展望 | 第51-52页 |
致谢 | 第52-53页 |
参考文献 | 第53-56页 |
附录:作者在攻读硕士学位期间发表的论文 | 第56页 |