| 摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·研究课题的背景及技术现状 | 第7-10页 |
| ·本课题要解决的问题和方案的确定 | 第10-11页 |
| ·课题要解决的问题及所做的内容 | 第10-11页 |
| ·方案论证 | 第11页 |
| ·论文结构 | 第11-13页 |
| 第二章 USB2.0加密接口芯片的功能及其工作原理 | 第13-17页 |
| ·功能介绍 | 第13-14页 |
| ·工作原理 | 第14-17页 |
| 第三章 USB2.0模块设计 | 第17-34页 |
| ·USB2.0概述 | 第17-22页 |
| ·USB2.0系统结构 | 第17页 |
| ·USB2.0电气信号特征 | 第17-18页 |
| ·USB2.0数据传输协议新特点 | 第18-20页 |
| ·USB2.0带宽计算 | 第20页 |
| ·USB2.0描述符和请求命令 | 第20-22页 |
| ·USB2.0模块设计 | 第22-34页 |
| ·结构设计 | 第22-23页 |
| ·时钟 | 第23页 |
| ·WISHBONE接口与存储器接口 | 第23-25页 |
| ·UTMI接口 | 第25-26页 |
| ·协议层 | 第26-27页 |
| ·USB2.0通信模块的操作分析 | 第27-29页 |
| ·寄存器与端口定义 | 第29-32页 |
| ·HDL文件结构描述 | 第32-34页 |
| 第四章 AES模块设计 | 第34-40页 |
| ·AES概述 | 第34-37页 |
| ·有限域内的运算 | 第34-35页 |
| ·AES算法原理 | 第35-37页 |
| ·AES模块设计 | 第37-40页 |
| ·结构设计 | 第37-38页 |
| ·AES模块时序控制 | 第38页 |
| ·AES加密模块端口定义 | 第38-39页 |
| ·HDL文件结构 | 第39-40页 |
| 第五章 USB2.0加密接口芯片设计关键技术 | 第40-47页 |
| ·AESUSB缓冲器 | 第40-44页 |
| ·AES中有限域运算的优化及FPGA设计研究 | 第44-47页 |
| 第六章 FPGA设计与验证 | 第47-59页 |
| ·FPGA设计与验证方法概述 | 第47-50页 |
| ·FPGA实现及验证 | 第50-53页 |
| ·验证方法及内容 | 第50-51页 |
| ·验证平台介绍 | 第51-53页 |
| ·系统性能测试与验证 | 第53-59页 |
| 第七章 结论与展望 | 第59-61页 |
| ·结论 | 第59-60页 |
| ·展望 | 第60-61页 |
| 参考文献 | 第61-67页 |
| 致谢 | 第67-68页 |
| 攻读学位期间主要的研究成果 | 第68页 |