摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 绪论 | 第7-12页 |
·频率合成器在当前通信领域的重要应用 | 第7页 |
·频率合成器的类型和各自特点 | 第7-10页 |
·直接模拟频率合成器 | 第8页 |
·直接数字频率合成器 | 第8-9页 |
·锁相环频率合成器 | 第9-10页 |
·ΔΣ小数频率合成器的研究现状 | 第10-12页 |
第二章 ΔΣ小数频率合成器基本理论 | 第12-29页 |
·ΔΣ小数频率合成器系统参数及性能标准 | 第12-16页 |
·相位噪声 | 第12-14页 |
·杂散(spur) | 第14页 |
·调谐范围(Tuning Range) | 第14-15页 |
·频率精度(Frequency Accuracy) | 第15页 |
·频率分辨率(Frequency Resolution) | 第15页 |
·锁定时间(Locking Time) | 第15-16页 |
·ΔΣ小数频率合成器基本组成及原理 | 第16-29页 |
·鉴频鉴相器(PFD) | 第17-18页 |
·电荷泵(CP) | 第18-20页 |
·滤波器(Loop Filter) | 第20-22页 |
·压控振荡器(VCO) | 第22-23页 |
·分频器(Divider)和ΔΣ调制器(DSM) | 第23-24页 |
·ΔΣ小数频率合成器系统模型 | 第24-27页 |
·ΔΣ小数频率合成器噪声 | 第27-29页 |
第三章 小数分频器设计 | 第29-54页 |
·高速预分频器和多模分频器 | 第29-41页 |
·预分频器设计 | 第30-39页 |
·多模(可编程)分频器 | 第39-41页 |
·ΔΣ调制器设计 | 第41-49页 |
·Single-Loop ΔΣ调制器的设计 | 第41-46页 |
·Single-Loop 结构ΔΣ调制器的电路实现 | 第46-49页 |
·小数分频器中ΔΣ调制器的时钟设置优化 | 第49-54页 |
·ΔΣ调制器传统时钟设置存在的问题 | 第49-51页 |
·改进ΔΣ时钟设置的小数分频器设计 | 第51-54页 |
第四章 ΔΣ小数频率合成器系统仿真与流片 | 第54-56页 |
第五章 多带VCO 自校准选带模块设计 | 第56-69页 |
·多带VCO 自校准选带原理 | 第56-60页 |
·迟滞比较器设计 | 第60-65页 |
·多带VCO 自校准选带模块仿真 | 第65-69页 |
第六章 总结 | 第69-70页 |
参考文献 | 第70-72页 |
发表论文和参加科研情况说明 | 第72-73页 |
致谢 | 第73页 |