千兆以太网成帧模块的设计与实现
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第1章 绪论 | 第7-12页 |
| ·课题背景 | 第7-10页 |
| ·千兆以太网介绍 | 第7-8页 |
| ·同步以太网介绍 | 第8页 |
| ·IEEE 1588 介绍 | 第8-10页 |
| ·千兆以太网领域国内外研究进展及成果 | 第10-11页 |
| ·本研究课题主要研究内容 | 第11-12页 |
| 第2章 千兆以太网成帧模块总体方案 | 第12-25页 |
| ·千兆以太网成帧模块总体框图 | 第12-17页 |
| ·异步以太网模式的实现 | 第12-13页 |
| ·同步以太网模式的实现 | 第13页 |
| ·IEEE 1588 报文处理实现 | 第13-17页 |
| ·上行客户时钟域模块简介 | 第17-19页 |
| ·上行系统时钟域模块简介 | 第19-23页 |
| ·下行系统时钟域模块简介 | 第23-24页 |
| ·下行客户时钟域模块简介 | 第24页 |
| ·本章小结 | 第24-25页 |
| 第3章 千兆以太网成帧模块实现 | 第25-48页 |
| ·上行客户时钟域模块实现 | 第25-31页 |
| ·10b 码字同步和 8b/10b 解码模块实现 | 第25-28页 |
| ·上行时戳获取模块实现 | 第28-30页 |
| ·上行时钟域隔离模块实现 | 第30-31页 |
| ·上行系统时钟域模块实现 | 第31-37页 |
| ·上行报文提取模块实现 | 第31-32页 |
| ·64b/65b 编码模块实现 | 第32-35页 |
| ·GFP 成帧模块实现 | 第35-37页 |
| ·下行系统时钟域模块实现 | 第37-45页 |
| ·GFP 解帧模块实现 | 第37-39页 |
| ·64b/65b 解码模块实现 | 第39-41页 |
| ·1588 报文识别模块实现 | 第41页 |
| ·调度模块实现 | 第41-43页 |
| ·速率适配模块实现 | 第43-44页 |
| ·数据平滑模块实现 | 第44-45页 |
| ·下行客户时钟域模块实现 | 第45-47页 |
| ·下行时戳获取模块实现 | 第45-46页 |
| ·8b/10b 编码模块实现 | 第46-47页 |
| ·本章小结 | 第47-48页 |
| 第4章 仿真及FPGA 验证 | 第48-54页 |
| ·仿真和FPGA 验证环境介绍 | 第48-49页 |
| ·仿真结果 | 第49-51页 |
| ·FPGA 验证结果 | 第51-53页 |
| ·本章小结 | 第53-54页 |
| 结论 | 第54-55页 |
| 参考文献 | 第55-61页 |
| 致谢 | 第61页 |