| 摘要 | 第1-6页 |
| ABSTRACT | 第6-11页 |
| 第1章 绪论 | 第11-18页 |
| ·引言 | 第11页 |
| ·水声通信技术的研究与发展 | 第11-12页 |
| ·DSP技术的发展 | 第12-13页 |
| ·水声通信实验系统的研制意义 | 第13-14页 |
| ·系统设计结构与功能 | 第14-17页 |
| ·系统总体结构 | 第14-15页 |
| ·系统设计功能 | 第15-16页 |
| ·系统总体硬件架构 | 第16-17页 |
| ·论文主要研究内容 | 第17-18页 |
| 第2章 PCI局部总线设计与调试 | 第18-33页 |
| ·芯片介绍 | 第18-20页 |
| ·PCI接口芯片 | 第18-20页 |
| ·局部总线微处理器芯片介绍 | 第20页 |
| ·PCI卡整体设计 | 第20-25页 |
| ·PCI卡设计思想简介 | 第21-22页 |
| ·PCI卡模式切换设计 | 第22-24页 |
| ·PCI总线DMA传输机制 | 第24-25页 |
| ·PCI卡局部总线FPGA程序设计 | 第25-31页 |
| ·FPGA读写PCIDP时序设计 | 第26-29页 |
| ·FPGA中数据传输设计 | 第29-31页 |
| ·PCI总线速度测试 | 第31-32页 |
| ·本章小结 | 第32-33页 |
| 第3章 采集控制板的设计与调试 | 第33-61页 |
| ·采集控制板的整体设计 | 第33-34页 |
| ·采集控制板FPGA介绍 | 第34-36页 |
| ·时钟分配模块 | 第35-36页 |
| ·先进的阻抗匹配技术 | 第36页 |
| ·采集模拟回放部分设计与调试 | 第36-43页 |
| ·模数转换芯片的调试 | 第37-39页 |
| ·数模转换芯片的调试 | 第39-42页 |
| ·模拟数字转换芯片联调 | 第42-43页 |
| ·模拟信号预处理 | 第43页 |
| ·光纤接口部分设计与调试 | 第43-47页 |
| ·光纤接口芯片简介 | 第43-44页 |
| ·光纤芯片工作原理及其时序 | 第44-47页 |
| ·数据缓存模块设计 | 第47-57页 |
| ·采用数据缓存设计的原因 | 第47-48页 |
| ·SDRAM的内部结构及工作原理 | 第48-50页 |
| ·SDRAM内部基本操作 | 第50-52页 |
| ·SDRAM接口控制器设计 | 第52-55页 |
| ·数据缓存的程序设计 | 第55-57页 |
| ·发射机数据源端功能设计 | 第57页 |
| ·实验系统调试结果 | 第57-59页 |
| ·本章小结 | 第59-61页 |
| 第4章 信号处理板设计与调试 | 第61-79页 |
| ·信号处理板整体设计 | 第61-64页 |
| ·信号处理板FPGA概述 | 第62页 |
| ·信号处理板DSP简介 | 第62-64页 |
| ·DSP同步外设接口设计调试 | 第64-67页 |
| ·板间数据传输 | 第64页 |
| ·EMIF接口设计调试 | 第64-66页 |
| ·PDT传输设计 | 第66-67页 |
| ·EDMA传输调试 | 第67-71页 |
| ·EDMA简介 | 第67-68页 |
| ·EDMA传输的连接 | 第68-71页 |
| ·EDMA传输类型 | 第71-74页 |
| ·一维(1-D)单元同步传输(Fs=0) | 第71-72页 |
| ·一维(1-D)帧同步传输(Fs=1) | 第72页 |
| ·二维(2-D)行同步(Array Synchronized)传输(Fs=0) | 第72-73页 |
| ·二维(2-D)块同步(Block Synchronized)传输(Fs=1) | 第73-74页 |
| ·信号处理板数据流程总体设计 | 第74-75页 |
| ·信号处理板数据通路调试结果 | 第75-77页 |
| ·本章小结 | 第77-79页 |
| 结论 | 第79-81页 |
| 参考文献 | 第81-84页 |
| 攻读硕士学位期间发表的论文和取得的科研成果 | 第84-85页 |
| 致谢 | 第85页 |