高速CCD信号采集处理系统的设计与实现
摘要 | 第1-6页 |
ABSTRACT | 第6-10页 |
第一章 绪论 | 第10-14页 |
·论文的研究背景及意义 | 第10-11页 |
·CCD 信号采集处理系统研究现状 | 第11-12页 |
·本论文的研究内容及创新点 | 第12-13页 |
·论文研究内容 | 第12-13页 |
·论文创新点 | 第13页 |
·本论文的结构安排 | 第13-14页 |
第二章 CCD 的工作原理及噪声分析 | 第14-26页 |
·CCD 的组成及其工作原理 | 第14-17页 |
·线阵CCD 的结构及主要性能指标 | 第17-19页 |
·线阵CCD 的基本结构 | 第17-18页 |
·线阵CCD 的主要性能指标 | 第18-19页 |
·CCD 的噪声分析 | 第19-23页 |
·噪声源 | 第19-22页 |
·CCD 工作频率对噪声的影响 | 第22-23页 |
·抑制CCD 噪声的一般方法 | 第23页 |
·CCD 时序脉冲产生方法简介 | 第23-25页 |
·本章小结 | 第25-26页 |
第三章 CCD 信号采集硬件电路设计 | 第26-40页 |
·CCD 信号采集系统的组成及工作过程 | 第26-27页 |
·CCD 的选择与TCD1209D 介绍 | 第27-31页 |
·芯片的选定 | 第27-29页 |
·TCD1209D 的特点和管脚说明 | 第29-30页 |
·TCD1209D 的基本结构及工作原理 | 第30-31页 |
·TCD1209D 的驱动时序电路设计 | 第31-36页 |
·TCD1209D 驱动电路时序分析 | 第31-32页 |
·CCD 驱动电路板的硬件设计 | 第32-33页 |
·基于VHDL 的CCD 驱动时序设计 | 第33-34页 |
·基于VHDL 及拨码开关的积分时间设计 | 第34-36页 |
·ADC 的选择及AD9445 器件 | 第36-38页 |
·ADC 器件的选择 | 第36页 |
·芯片AD9445 的引脚说明 | 第36-37页 |
·AD9445 电路设计 | 第37-38页 |
·本章小结 | 第38-40页 |
第四章 CCD 信号数字处理硬件电路设计 | 第40-52页 |
·信号处理板的原理及结构 | 第40-41页 |
·FPGA 的电路设计 | 第41-44页 |
·CycloneⅢ系列FPGA 介绍 | 第41-42页 |
·JTAG 口及AS 模式接口 | 第42-44页 |
·DSP 电路设计 | 第44-48页 |
·ADSP-TS101S 性能及结构特点介绍 | 第44-46页 |
·片选信号的设计 | 第46页 |
·DSP 与FPGA 接口连接 | 第46-47页 |
·DSP 与FLASH 的接口设计 | 第47-48页 |
·系统电源设计 | 第48-51页 |
·电源设计要求 | 第48-49页 |
·电源芯片的选择 | 第49-50页 |
·电源模块的电路连接 | 第50-51页 |
·本章小结 | 第51-52页 |
第五章 USB 接口及网络接口的软硬件开发 | 第52-62页 |
·EZ-FX2 USB 芯片介绍 | 第52-54页 |
·EZ-USB FX2 的结构特点 | 第52-53页 |
·EZ-USB FX2 的端点缓冲区 | 第53-54页 |
·EZ-USB FX2 的接口方式 | 第54页 |
·USB 接口硬件设计 | 第54-56页 |
·USB 与DSP 的接口设计 | 第54-56页 |
·USB 与FPGA 的接口设计 | 第56页 |
·USB 的传输控制程序设计 | 第56-58页 |
·网络芯片设计 | 第58-61页 |
·W5100 芯片简介 | 第58-60页 |
·W5100 数据通信 | 第60-61页 |
·W5100 与DSP 的接口设计 | 第61页 |
·本章小结 | 第61-62页 |
第六章 信号采集系统的调试 | 第62-72页 |
·CCD 信号采集板的调试 | 第62-65页 |
·数字信号处理板初步调试 | 第65-70页 |
·数字信号处理板 PCB 设计 | 第65-66页 |
·USB 传输调试 | 第66-70页 |
·本章小结 | 第70-72页 |
结束语 | 第72-74页 |
致谢 | 第74-76页 |
参考文献 | 第76-78页 |
作者在读期间的研究成果 | 第78-80页 |
附录 | 第80-93页 |