纠错码硬件加速器模板关键技术研究
| 摘要 | 第1-11页 |
| ABSTRACT | 第11-12页 |
| 第一章 绪论 | 第12-18页 |
| ·应用背景 | 第12-14页 |
| ·数字通信系统概述 | 第12页 |
| ·纠错码的概念及其应用 | 第12-14页 |
| ·纠错码译码器 | 第14页 |
| ·技术背景 | 第14-15页 |
| ·选题意义 | 第15-16页 |
| ·本课题研究内容 | 第16页 |
| ·论文结构 | 第16-18页 |
| 第二章 卷积码Viterbi 译码器模板技术 | 第18-32页 |
| ·卷积码和Viterbi 译码算法原理 | 第18-22页 |
| ·卷积码的基本概念 | 第18-19页 |
| ·Viterbi 译码算法原理 | 第19-21页 |
| ·卷积码译码器的研究现状 | 第21页 |
| ·卷积码译码器的参数类型 | 第21-22页 |
| ·Viterbi 译码器模板硬件结构设计 | 第22-29页 |
| ·Viterbi 译码器模板总体结构 | 第22-24页 |
| ·凿孔复用模块 | 第24页 |
| ·内核节点模块 | 第24-29页 |
| ·可重构互联网络 | 第29页 |
| ·实验与性能分析 | 第29-31页 |
| ·实验环境 | 第29-30页 |
| ·FPGA 资源利用 | 第30页 |
| ·性能分析 | 第30-31页 |
| ·本章小结 | 第31-32页 |
| 第三章 Turbo 码SOVA 译码器模板技术 | 第32-45页 |
| ·Turbo 码和SOVA 译码算法原理 | 第32-37页 |
| ·Turbo 码基本概念 | 第32页 |
| ·SOVA 译码算法原理 | 第32-36页 |
| ·Turbo 码译码器的研究现状 | 第36-37页 |
| ·Turbo 码译码器的参数类型 | 第37页 |
| ·SOVA 译码器模板硬件结构设计 | 第37-42页 |
| ·SOVA 译码器模板总体结构 | 第37-38页 |
| ·输入存储模块 | 第38页 |
| ·分量译码器模块 | 第38-42页 |
| ·交织器的设计 | 第42页 |
| ·实验与性能分析 | 第42-44页 |
| ·实验环境 | 第42-43页 |
| ·FPGA 资源利用 | 第43页 |
| ·性能分析 | 第43-44页 |
| ·本章小结 | 第44-45页 |
| 第四章 RS 码译码器模板技术 | 第45-57页 |
| ·RS 码和译码算法原理 | 第45-49页 |
| ·RS 码的基本概念 | 第45页 |
| ·RS 码的译码算法原理 | 第45-48页 |
| ·RS 码译码器的研究现状 | 第48-49页 |
| ·RS 码译码器的参数类型 | 第49页 |
| ·RS 码译码器模板硬件结构设计 | 第49-55页 |
| ·RS 码译码器模板总体结构 | 第49-50页 |
| ·伴随式计算模块 | 第50-51页 |
| ·错误位置多项式计算模块 | 第51-53页 |
| ·错误位置计算模块 | 第53-54页 |
| ·错误值计算模块 | 第54-55页 |
| ·实验与性能分析 | 第55-56页 |
| ·实验环境 | 第55页 |
| ·FPGA 资源利用 | 第55-56页 |
| ·性能分析 | 第56页 |
| ·本章小结 | 第56-57页 |
| 第五章 LDPC 码译码器模板技术 | 第57-68页 |
| ·LDPC 码和译码算法原理 | 第57-61页 |
| ·LDPC 码的基本概念 | 第57-58页 |
| ·LDPC 码的译码算法原理 | 第58-60页 |
| ·LDPC 码译码器的研究现状 | 第60-61页 |
| ·LDPC 码译码器的参数类型 | 第61页 |
| ·LDPC 码译码器模板硬件结构设计 | 第61-65页 |
| ·LDPC 码译码器模板总体结构 | 第61-63页 |
| ·译码器软信息存储器的互联结构 | 第63-64页 |
| ·变量节点模块 | 第64-65页 |
| ·校验节点模块 | 第65页 |
| ·实验与性能分析 | 第65-66页 |
| ·实验环境 | 第65-66页 |
| ·FPGA 资源利用 | 第66页 |
| ·性能分析 | 第66页 |
| ·本章小结 | 第66-68页 |
| 第六章 纠错码可重构译码器原型系统的技术 | 第68-78页 |
| ·可重构译码器原型系统的结构 | 第68-72页 |
| ·总体结构 | 第68-69页 |
| ·PE 阵列的设计 | 第69-71页 |
| ·存储设计 | 第71-72页 |
| ·指令控制 | 第72页 |
| ·可重构译码器原型系统的实现 | 第72-77页 |
| ·卷积码译码器的映射实现 | 第73-74页 |
| ·Turbo 码译码器的映射实现 | 第74-75页 |
| ·RS 码译码器的映射实现 | 第75-76页 |
| ·LDPC 码译码器的映射实现 | 第76-77页 |
| ·本章小结 | 第77-78页 |
| 第七章 结束语 | 第78-80页 |
| ·工作总结 | 第78-79页 |
| ·进一步的工作 | 第79-80页 |
| 致谢 | 第80-81页 |
| 参考文献 | 第81-84页 |
| 作者在学习期间取得的学术成果 | 第84页 |