一种可重构的信号数字化平台设计
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 引言 | 第8-16页 |
| ·可重构信号数字化平台研究背景 | 第8-10页 |
| ·可重构技术简介 | 第10-15页 |
| ·可重构问题的提出 | 第10-11页 |
| ·可重构技术的发展 | 第11-12页 |
| ·可重构系统的应用 | 第12-13页 |
| ·可重构技术的研究现状 | 第13-15页 |
| ·论文的设计任务 | 第15-16页 |
| 第二章 可重构信号数字化平台总体方案 | 第16-23页 |
| ·总体硬件方案分析 | 第16-17页 |
| ·信号数字化平台基本结构 | 第17-19页 |
| ·各功能电路模块概述 | 第19-22页 |
| ·模拟信号输入通道 | 第19页 |
| ·采样与存储 | 第19-20页 |
| ·同步时钟与触发 | 第20页 |
| ·仪器总线接口 | 第20-21页 |
| ·底层监控与控制逻辑 | 第21页 |
| ·可重构模块 | 第21-22页 |
| ·本章小结 | 第22-23页 |
| 第三章 信号数字化平台可重构电路设计 | 第23-44页 |
| ·可重构FPGA 简介 | 第23-26页 |
| ·常用FPGA 可重构方法 | 第25页 |
| ·本设计所用FPGA 可重构方法 | 第25-26页 |
| ·可重构模块电路设计 | 第26-43页 |
| ·可重构模块基本结构 | 第26-29页 |
| ·FPGA 配置模式的选择 | 第29-34页 |
| ·主控逻辑单元设计 | 第34-37页 |
| ·底层监控单元设计 | 第37-40页 |
| ·可重构配置控制器设计 | 第40-43页 |
| ·本章小结 | 第43-44页 |
| 第四章 可重构系统程序设计 | 第44-58页 |
| ·主机命令的接收 | 第44-48页 |
| ·CPCI 接口逻辑 | 第44-45页 |
| ·底层监控接口逻辑 | 第45-46页 |
| ·可重构数据流发送 | 第46-48页 |
| ·可重构命令的解析 | 第48-51页 |
| ·可重构数据的写入 | 第51-57页 |
| ·命令解析 | 第52-53页 |
| ·数据传输 | 第53-56页 |
| ·FPGA 配置 | 第56-57页 |
| ·本章小结 | 第57-58页 |
| 第五章 可重构结果分析与验证 | 第58-68页 |
| ·测试环境建立 | 第58页 |
| ·FPGA 可重构模块调试 | 第58-62页 |
| ·可重构信号数字化平台的应用 | 第62-63页 |
| ·模拟通道模块的可重构验证 | 第63-66页 |
| ·IO 口设计的可重构验证 | 第66-67页 |
| ·本章小结 | 第67-68页 |
| 第六章 结束语 | 第68-69页 |
| 致谢 | 第69-70页 |
| 参考文献 | 第70-72页 |
| 附录 | 第72-74页 |
| 攻读硕士学位期间取得的研究成果 | 第74-75页 |