基于DSP的语言车通系统设计
摘要 | 第1-4页 |
Abstract | 第4-7页 |
1 绪论 | 第7-11页 |
·项目背景及研究意义 | 第7页 |
·语音编码技术 | 第7-8页 |
·DSP技术的发展 | 第8-10页 |
·本人的工作 | 第10页 |
·论文的章节安排 | 第10-11页 |
2 语音车通系统的总体设计 | 第11-17页 |
·系统的功能需求分析 | 第11-12页 |
·系统的功能模块组成 | 第12-13页 |
·系统硬件总体设计方案 | 第13-14页 |
·系统软件总体设计方案 | 第14-15页 |
·本章小结 | 第15-17页 |
3 语音车通系统的硬件设计 | 第17-47页 |
·电源模块的硬件设计 | 第17-21页 |
·5V电源的设计 | 第17-18页 |
·1.6V和3.3V电源的设计 | 第18-19页 |
·1.2V和2.5V电源的设计 | 第19-21页 |
·语音编码器模块的硬件设计 | 第21-32页 |
·DSP芯片的选型 | 第21-22页 |
·TMS320VC5509A简介 | 第22-23页 |
·DSP时钟电路设计 | 第23-24页 |
·DSP上电加载方式的电路设计 | 第24-25页 |
·外部存储器接口(EMIF)电路设计 | 第25-30页 |
·多通道缓存串口(McBSP)接口设计 | 第30-32页 |
·FPGA模块的硬件设计 | 第32-38页 |
·FPGA模块的电路设计 | 第32-33页 |
·FPGA中的逻辑控制设计 | 第33-38页 |
·语音输入输出模块的硬件设计 | 第38-40页 |
·TLV320AIC的主体电路设计 | 第38-39页 |
·TLV320AIC10的模拟电路设计 | 第39-40页 |
·通信模块的硬件设计 | 第40-45页 |
·以太网通信接口的硬件设计 | 第40-44页 |
·串口通信接口的硬件设计 | 第44-45页 |
·本章小结 | 第45-47页 |
4 系统的软件设计 | 第47-67页 |
·系统软件开发环境简介 | 第47-48页 |
·DSP的初始化 | 第48-51页 |
·时钟初始化 | 第48-49页 |
·定时器初始化 | 第49页 |
·中断初始化 | 第49-50页 |
·McBSP初始化 | 第50-51页 |
·TLV320AIC10控制寄存器的初始化 | 第51-53页 |
·ADC/DAC采样频率 | 第51页 |
·通信周期和接口数据格式 | 第51-53页 |
·TLV320AIC10控制寄存器配置 | 第53页 |
·接口驱动程序设计 | 第53-61页 |
·串口驱动程序设计 | 第53-55页 |
·以太网接口驱动程序设计 | 第55-61页 |
·语音编码器的程序设计 | 第61-65页 |
·G.729语音编码器算法介绍 | 第61-63页 |
·语音编码器算法的C语言程序 | 第63-64页 |
·语言编码器算法的程序优化 | 第64-65页 |
·本章小结 | 第65-67页 |
5 系统的功能调试 | 第67-73页 |
·硬件调试 | 第67页 |
·串口调试 | 第67-68页 |
·以太网接口调试 | 第68-70页 |
·语音采集与播放的调试 | 第70-71页 |
·本章小结 | 第71-73页 |
6 总结与展望 | 第73-75页 |
致谢 | 第75-77页 |
参考文献 | 第77-79页 |
附录 | 第79页 |