本文专业术语缩略词 | 第5-6页 |
摘要 | 第6-7页 |
ABSTRACT | 第7-8页 |
第一章 绪论 | 第11-20页 |
1.1 课题研究背景及意义 | 第11-12页 |
1.1.1 HEVC视频编解码标准 | 第11-12页 |
1.2 国内外研究现状 | 第12-17页 |
1.2.1 HEVC帧内预测算法优化国内外研究现状 | 第12-16页 |
1.2.2 HEVC帧内预测硬件实现国内外研究现状 | 第16-17页 |
1.3 本文的主要工作 | 第17-18页 |
1.4 课题来源 | 第18页 |
1.5 本文组织结构 | 第18-20页 |
第二章 相关技术和原理介绍 | 第20-32页 |
2.1 HEVC视频编码技术 | 第20-22页 |
2.1.1 HEVC视频编码简介 | 第20-21页 |
2.1.2 编码单元CU、预测单元PU、变换单元TU | 第21-22页 |
2.2 帧内预测关键技术 | 第22-31页 |
2.2.1 参考样点预处理 | 第23-25页 |
2.2.2 预测像素计算 | 第25-27页 |
2.2.3 编码单元划分 | 第27-28页 |
2.2.4 粗选择模式 | 第28-30页 |
2.2.5 MPM模式 | 第30-31页 |
2.3 本章小结 | 第31-32页 |
第三章 HEVC帧内预测算法优化 | 第32-49页 |
3.1 HEVC帧内预测复杂度分析 | 第32-33页 |
3.2 梯度算子提取纹理方向 | 第33-39页 |
3.3 利用MPM筛选候选模式列表 | 第39-42页 |
3.4 实验环境配置 | 第42-43页 |
3.5 实验结果及分析 | 第43-48页 |
3.6 本章小结 | 第48-49页 |
第四章 HEVC帧内预测硬件实现 | 第49-63页 |
4.1 硬件编码必要性分析 | 第49-50页 |
4.2 帧内预测并行化分析 | 第50页 |
4.3 帧内预测并行化设计 | 第50-60页 |
4.3.1 预处理模块设计 | 第51-52页 |
4.3.2 预测模块设计 | 第52-59页 |
4.3.3 控制模块设计 | 第59-60页 |
4.4 实验结果与分析 | 第60-61页 |
4.5 本章小结 | 第61-63页 |
总结与展望 | 第63-65页 |
总结 | 第63-64页 |
展望 | 第64-65页 |
参考文献 | 第65-69页 |
攻读硕士学位期间取得的研究成果 | 第69-70页 |
致谢 | 第70-71页 |
附件 | 第71页 |