摘要 | 第1-5页 |
Abstract | 第5-8页 |
第一章 绪论 | 第8-12页 |
·引言 | 第8-9页 |
·PC 机领域中多核的发展现状 | 第9页 |
·嵌入式领域中多核的发展现状 | 第9-10页 |
·基于 NIOS II 的多核通信的研究现状 | 第10页 |
·基于 NIOS II 多核实现人工神经网络的研究现状 | 第10页 |
·研究内容及意义 | 第10-12页 |
第二章 SOPC 技术 | 第12-14页 |
·SOPC 技术简介 | 第12页 |
·基于 FPGA 嵌入 IP 硬核的 SOPC 系统 | 第12-13页 |
·基于 FPGA 嵌入 IP 软核的 SOPC 系统 | 第13-14页 |
第三章 NIOS II 软核技术 | 第14-24页 |
·NIOS II 软核处理器 | 第14-15页 |
·NIOS II 软核处理器概述 | 第14页 |
·NIOS II 软核处理器的基本结构 | 第14-15页 |
·NIOS II 处理器系统 | 第15-18页 |
·NIOS II 处理器系统的结构 | 第15页 |
·NIOS II 处理器系统的外设 | 第15-18页 |
·Avalon 总线规范 | 第18-23页 |
·Avalon 总线简介 | 第18-19页 |
·Avalon 总线特点 | 第19页 |
·Avalon 总线和传统总线的比较 | 第19-20页 |
·Avalon 主端口和从端口 | 第20页 |
·Avalon 总线的传输 | 第20-23页 |
·NIOS II 处理器系统的开发流程 | 第23-24页 |
第四章 NIOS II 多核通信方法 | 第24-28页 |
·基于 PIO 查询方式的 NIOS II 多核通信方法 | 第24-26页 |
·基于 PIO 中断方式的 NIOS II 多核通信方法 | 第26-28页 |
第五章 反馈型神经网络的NIOS II 多核实现 | 第28-46页 |
·人工神经网络 | 第28-32页 |
·人工神经网络简介 | 第28页 |
·反馈型网络简介 | 第28页 |
·Hopfield 网络 | 第28-29页 |
·离散型 Hopfield 网络 | 第29-32页 |
·Hopfield 网络用于数字识别的方法 | 第32页 |
·基于 NIOS II 多核 PIO 查询方式的 Hopfield 网络的硬件实现 | 第32-40页 |
·基本原理 | 第32-33页 |
·硬件结构 | 第33-38页 |
·软件实现 | 第38-40页 |
·实验结果 | 第40页 |
·基于 NIOS II 多核 PIO 中断方式的 Hopfield 网络的硬件实现 | 第40-45页 |
·基本原理 | 第40-41页 |
·软件实现 | 第41-44页 |
·实验结果 | 第44-45页 |
·结果分析 | 第45-46页 |
第六章 结论与展望 | 第46-47页 |
参考文献 | 第47-50页 |
致谢 | 第50页 |