首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

实时低功耗的ARM中断控制器IP的设计与实现

摘要第5-6页
Abstract第6-7页
第1章 绪论第10-16页
    1.1 课题研究背景及意义第10页
    1.2 医疗芯片总体架构第10-12页
    1.3 国内外中断控制器的现状及发展趋势第12-14页
    1.4 论文主要内容及结构第14-15页
    1.5 本章小结第15-16页
第2章 AMBA AHB 总线协议第16-25页
    2.1 SOC 片上总线五种标准比较第16-18页
    2.2 AMBA 总线协议第18-19页
    2.3 AHB 总线第19-24页
        2.3.1 AMBA AHB 信号列表第20-21页
        2.3.2 AHB 总线操作第21-23页
        2.3.3 AHB 总线传输类型第23页
        2.3.4 AHB 总线传输响应第23-24页
    2.4 本章小结第24-25页
第3章 中断控制器设计第25-44页
    3.1 中断控制器特征第25-26页
    3.2 中断控制器系统结构第26-27页
    3.3 中断控制器寄存器第27-29页
    3.4 各单元模块的设计第29-37页
        3.4.1 AHB 总线接口模块第29-31页
        3.4.2 中断源第31-32页
        3.4.3 中断请求逻辑第32-33页
        3.4.4 FIQ 中断逻辑第33页
        3.4.5 向量 IRQ 中断模块第33-35页
        3.4.6 中断优先级模块第35-36页
        3.4.7 环链中断控制器第36-37页
    3.5 中断保护模式第37-38页
    3.6 中断嵌套第38-39页
    3.7 中断设计流程第39-41页
    3.8 中断控制器使用事项第41-43页
    3.9 本章小结第43-44页
第4章 可测试性设计与低功耗设计第44-56页
    4.1 可测试性设计第44-49页
        4.1.1 扫描链测试第44-47页
        4.1.2 可测试性设计流程第47-48页
        4.1.3 静态时序分析第48-49页
    4.2 低功耗设计第49-53页
        4.2.1 门控时钟电路第50-51页
        4.2.2 操作数分离第51页
        4.2.3 门控功耗第51-52页
        4.2.4 功耗对比第52-53页
    4.3 后端物理设计第53-55页
    4.4 本章小结第55-56页
第5章 功能验证与分析第56-65页
    5.1 测试覆盖率第56-57页
    5.2 各模块功能验证第57-62页
        5.2.1 FIQ 中断验证第58-59页
        5.2.2 IRQ 中断验证第59-61页
        5.2.3 AHB 总线接口读写验证第61页
        5.2.4 保护模式验证第61-62页
    5.3 FPGA 原型验证第62-64页
    5.4 本章小结第64-65页
结论第65-67页
参考文献第67-70页
致谢第70-71页
附录A第71-72页
附录B第72-74页
附录C第74-78页

论文共78页,点击 下载论文
上一篇:基于ASP.NET技术的银行客户关系分析系统设计与实现
下一篇:基于计算机网络通信分层模型的电力载波通信机设计