实时低功耗的ARM中断控制器IP的设计与实现
摘要 | 第5-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第10-16页 |
1.1 课题研究背景及意义 | 第10页 |
1.2 医疗芯片总体架构 | 第10-12页 |
1.3 国内外中断控制器的现状及发展趋势 | 第12-14页 |
1.4 论文主要内容及结构 | 第14-15页 |
1.5 本章小结 | 第15-16页 |
第2章 AMBA AHB 总线协议 | 第16-25页 |
2.1 SOC 片上总线五种标准比较 | 第16-18页 |
2.2 AMBA 总线协议 | 第18-19页 |
2.3 AHB 总线 | 第19-24页 |
2.3.1 AMBA AHB 信号列表 | 第20-21页 |
2.3.2 AHB 总线操作 | 第21-23页 |
2.3.3 AHB 总线传输类型 | 第23页 |
2.3.4 AHB 总线传输响应 | 第23-24页 |
2.4 本章小结 | 第24-25页 |
第3章 中断控制器设计 | 第25-44页 |
3.1 中断控制器特征 | 第25-26页 |
3.2 中断控制器系统结构 | 第26-27页 |
3.3 中断控制器寄存器 | 第27-29页 |
3.4 各单元模块的设计 | 第29-37页 |
3.4.1 AHB 总线接口模块 | 第29-31页 |
3.4.2 中断源 | 第31-32页 |
3.4.3 中断请求逻辑 | 第32-33页 |
3.4.4 FIQ 中断逻辑 | 第33页 |
3.4.5 向量 IRQ 中断模块 | 第33-35页 |
3.4.6 中断优先级模块 | 第35-36页 |
3.4.7 环链中断控制器 | 第36-37页 |
3.5 中断保护模式 | 第37-38页 |
3.6 中断嵌套 | 第38-39页 |
3.7 中断设计流程 | 第39-41页 |
3.8 中断控制器使用事项 | 第41-43页 |
3.9 本章小结 | 第43-44页 |
第4章 可测试性设计与低功耗设计 | 第44-56页 |
4.1 可测试性设计 | 第44-49页 |
4.1.1 扫描链测试 | 第44-47页 |
4.1.2 可测试性设计流程 | 第47-48页 |
4.1.3 静态时序分析 | 第48-49页 |
4.2 低功耗设计 | 第49-53页 |
4.2.1 门控时钟电路 | 第50-51页 |
4.2.2 操作数分离 | 第51页 |
4.2.3 门控功耗 | 第51-52页 |
4.2.4 功耗对比 | 第52-53页 |
4.3 后端物理设计 | 第53-55页 |
4.4 本章小结 | 第55-56页 |
第5章 功能验证与分析 | 第56-65页 |
5.1 测试覆盖率 | 第56-57页 |
5.2 各模块功能验证 | 第57-62页 |
5.2.1 FIQ 中断验证 | 第58-59页 |
5.2.2 IRQ 中断验证 | 第59-61页 |
5.2.3 AHB 总线接口读写验证 | 第61页 |
5.2.4 保护模式验证 | 第61-62页 |
5.3 FPGA 原型验证 | 第62-64页 |
5.4 本章小结 | 第64-65页 |
结论 | 第65-67页 |
参考文献 | 第67-70页 |
致谢 | 第70-71页 |
附录A | 第71-72页 |
附录B | 第72-74页 |
附录C | 第74-78页 |