摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
符号对照表 | 第13-14页 |
缩略语对照表 | 第14-19页 |
第一章 绪论 | 第19-27页 |
1.1 研究目的 | 第19-20页 |
1.2 SAR ADC研究现状及发展方向 | 第20-25页 |
1.2.1 低功耗研究现状 | 第20-23页 |
1.2.2 发展方向 | 第23-25页 |
1.3 主要研究工作 | 第25-26页 |
1.4 主要创新点 | 第26-27页 |
第二章 SAR ADC概述 | 第27-43页 |
2.1 SAR ADC工作原理 | 第27-28页 |
2.2 ADC主要性能指标 | 第28-32页 |
2.2.1 静态特性 | 第28-30页 |
2.2.2 动态特性 | 第30-32页 |
2.3 SAR ADC分类 | 第32-41页 |
2.3.1 电阻分压式结构 | 第32-34页 |
2.3.2 电流叠加式结构 | 第34页 |
2.3.3 电荷重分配式结构 | 第34-41页 |
2.4 本章小结 | 第41-43页 |
第三章 SAR ADC关键电路技术 | 第43-77页 |
3.1 DAC电容网络开关方法 | 第43-63页 |
3.1.1 传统结构开关方法 | 第43-49页 |
3.1.2 单调结构开关方法 | 第49-54页 |
3.1.3 基于共模电平VCM结构开关方法 | 第54-58页 |
3.1.4 三电平结构开关方法 | 第58-63页 |
3.2 采样开关 | 第63-67页 |
3.2.1 传统MOS开关 | 第63-66页 |
3.2.2 栅压自举开关 | 第66-67页 |
3.3 比较器 | 第67-71页 |
3.3.1 纯锁存器构成的动态比较器 | 第67-68页 |
3.3.2 两级全动态动态比较器 | 第68-70页 |
3.3.3 时域比较器 | 第70-71页 |
3.4 SAR控制逻辑 | 第71-75页 |
3.4.1 静态SAR控制逻辑 | 第71-72页 |
3.4.2 动态SAR控制逻辑 | 第72-75页 |
3.5 本章小结 | 第75-77页 |
第四章 DAC电容网络开关方法的优化和能耗、线性分析 | 第77-99页 |
4.1 两电平少开关结构开关方法 | 第77-82页 |
4.1.1 开关能耗分析 | 第78-80页 |
4.1.2 线性分析 | 第80-82页 |
4.2 多电平结构开关方法 | 第82-90页 |
4.2.1 开关能耗分析 | 第84-89页 |
4.2.2 线性分析 | 第89-90页 |
4.3 两电平高能效结构开关方法 | 第90-93页 |
4.3.1 开关能耗分析 | 第91-92页 |
4.3.2 线性分析 | 第92-93页 |
4.4 三电平浮置电容结构开关方法 | 第93-97页 |
4.4.1 开关能耗分析 | 第96页 |
4.4.2 线性分析 | 第96-97页 |
4.5 本章小结 | 第97-99页 |
第五章8位 1.0V1-KS/s SAR ADC | 第99-117页 |
5.1 SAR ADC结构 | 第101-103页 |
5.2 关键电路模块的实现 | 第103-110页 |
5.2.1 DAC电容网络 | 第103-105页 |
5.2.2 采样开关 | 第105-106页 |
5.2.3 动态锁存比较器 | 第106页 |
5.2.4 同步半动态SAR控制逻辑电路 | 第106-110页 |
5.3 测试结果 | 第110-115页 |
5.3.1 静态特性 | 第111-112页 |
5.3.2 动态特性 | 第112-113页 |
5.3.3 功耗 | 第113-114页 |
5.3.4 比较 | 第114-115页 |
5.4 结论 | 第115-117页 |
第六章 总结与展望 | 第117-119页 |
6.1 总结 | 第117页 |
6.2 展望 | 第117-119页 |
参考文献 | 第119-129页 |
致谢 | 第129-131页 |
作者简介 | 第131-132页 |