被动门禁系统的设计及其关键技术的研究
摘要 | 第1-6页 |
ABSTRACT | 第6-7页 |
致谢 | 第7-12页 |
第一章 导论 | 第12-17页 |
·概论 | 第12-14页 |
·本论文研究背景、目的 | 第12-13页 |
·国内外研究状况 | 第13-14页 |
·本论文研究内容、解决的问题及创新之处 | 第14-16页 |
·研究内容 | 第14页 |
·被动门禁系统的关键问题 | 第14-15页 |
·低功耗问题 | 第14页 |
·同步问题 | 第14-15页 |
·安全性及其算法研究 | 第15页 |
·本论文的创新之处 | 第15-16页 |
·各章的内容安排 | 第16-17页 |
第二章 被动门禁系统的设计概要 | 第17-24页 |
·PKE 系统的总体设计 | 第17-20页 |
·系统结构 | 第17-18页 |
·系统工作流程 | 第18-20页 |
·系统主要面临难题及对策 | 第20-21页 |
·降低应答器尺寸问题 | 第20页 |
·系统的成本、性能及其能耗问题 | 第20-21页 |
·天线的方向性问题 | 第21页 |
·信息安全问题 | 第21页 |
·系统设计目标 | 第21-23页 |
·系统的性能指标 | 第21-22页 |
·系统功能 | 第22-23页 |
·小结 | 第23-24页 |
第三章 被动门禁系统的硬件设计 | 第24-35页 |
·硬件设计的总体要求 | 第24-25页 |
·应答器的硬件电路设计 | 第25-30页 |
·微控制器PIC16F639 | 第25-27页 |
·应答器发射电路及其发射天线 | 第27-30页 |
·基站硬件电路设计 | 第30-32页 |
·低频信号发射部分 | 第31页 |
·基站接收电路设计 | 第31-32页 |
·系统电路原理图 | 第32-33页 |
·硬件设计注意要点 | 第33-34页 |
·小结 | 第34-35页 |
第四章 被动门禁系统的软件设计 | 第35-42页 |
·软件系统的总体规范 | 第35页 |
·系统通信报文格式 | 第35-38页 |
·脉冲宽度调试 | 第35-36页 |
·编码方式及其具体实现 | 第36-38页 |
·基站和应答器软件设计的流程 | 第38-41页 |
·应答器的程序流程 | 第38-40页 |
·基站的程序流程 | 第40-41页 |
·小结 | 第41-42页 |
第五章 滚动码加密的实现 | 第42-50页 |
·对称密钥 | 第42页 |
·KEELOQ 技术 | 第42-44页 |
·KEELOQ 的加密和解密实现 | 第42-43页 |
·KEELOQ 技术的不足 | 第43-44页 |
·改进策略及实现 | 第44-49页 |
·数据编码结构 | 第44页 |
·跳码流程 | 第44-46页 |
·AES 加密的改进 | 第46-49页 |
·小结 | 第49-50页 |
第六章 系统测试及其分析 | 第50-54页 |
·硬件电路能耗测试分析 | 第50-51页 |
·通信距离测试 | 第51页 |
·滚动码测试 | 第51-53页 |
·小结 | 第53-54页 |
第七章 总结与展望 | 第54-55页 |
·本文主要工作 | 第54页 |
·展望 | 第54-55页 |
参考文献 | 第55-58页 |
攻读硕士期间发表论文 | 第58-59页 |