摘要 | 第4-5页 |
abstract | 第5-6页 |
1 绪论 | 第9-15页 |
1.1 课题研究背景 | 第9页 |
1.2 1553B总线协议概述 | 第9-11页 |
1.3 1553B总线的技术优势 | 第11页 |
1.4 国内外研究现状 | 第11-13页 |
1.4.1 国外的研究 | 第11-12页 |
1.4.2 国内的研究 | 第12-13页 |
1.5 本课题的研究内容 | 第13-15页 |
2 多功能 1553B总线仿真卡的总体方案设计 | 第15-21页 |
2.1 课题需求分析 | 第15页 |
2.2 多功能 1553B总线仿真卡的硬件设计方案 | 第15-17页 |
2.2.1 处理器选型 | 第16-17页 |
2.2.2 数据收发电路 | 第17页 |
2.2.3 1553B总线接口实现方案 | 第17页 |
2.3 多功能 1553B总线仿真卡的软件方案 | 第17-20页 |
2.3.1 软件总体分析 | 第17-18页 |
2.3.2 软件设计方案 | 第18-20页 |
2.4 本章小结 | 第20-21页 |
3 多功能 1553B总线仿真卡的硬件设计 | 第21-29页 |
3.1 仿真卡的硬件模块 | 第21-28页 |
3.1.1 FPGA单元 | 第21页 |
3.1.2 电源转换电路 | 第21-23页 |
3.1.3 时钟电路 | 第23-24页 |
3.1.4 复位电路 | 第24页 |
3.1.5 1553B数据收发器电路 | 第24-25页 |
3.1.6 FLASH存储模块 | 第25-26页 |
3.1.7 SDRAM存储模块 | 第26页 |
3.1.8 FPGA配置电路 | 第26-27页 |
3.1.9 串行接口电路 | 第27页 |
3.1.10 PCI接口电路 | 第27-28页 |
3.2 本章小结 | 第28-29页 |
4 多功能 1553B总线仿真卡的软件详细设计 | 第29-61页 |
4.1 驱动软件的设计 | 第29-42页 |
4.1.1 BC模式的驱动 | 第29-35页 |
4.1.2 RT模式的驱动 | 第35-39页 |
4.1.3 BM模式的驱动 | 第39-42页 |
4.2 应用层软件设计 | 第42-59页 |
4.2.1 BC数据编辑模块 | 第42-44页 |
4.2.2 BC方式命令数据编辑模块 | 第44-46页 |
4.2.3 BC控制面板模块 | 第46页 |
4.2.4 BC新建命令模块 | 第46-50页 |
4.2.5 RT增加方式命令模块 | 第50-52页 |
4.2.6 RT增加RT模块 | 第52-53页 |
4.2.7 RT增加子地址模块 | 第53-54页 |
4.2.8 RT数据编辑模块 | 第54-56页 |
4.2.9 RT控制面板模块 | 第56-57页 |
4.2.10 BM文件浏览模块 | 第57-58页 |
4.2.11 BM控制面板模块 | 第58-59页 |
4.3 本章小结 | 第59-61页 |
5 多功能 1553B总线仿真卡的测试与验证 | 第61-71页 |
5.1 验证目的 | 第61页 |
5.2 测试设备 | 第61页 |
5.3 测试过程 | 第61-69页 |
5.3.1 BC模式测试 | 第61-64页 |
5.3.2 RT模式测试 | 第64-67页 |
5.3.3 BM模式测试 | 第67-69页 |
5.4 本章小结 | 第69-71页 |
6 总结与展望 | 第71-73页 |
6.1 总结 | 第71页 |
6.2 展望 | 第71-73页 |
参考文献 | 第73-77页 |
附录A 相关的缩略语 | 第77-79页 |
攻读学位期间发表论文清单 | 第79-81页 |
致谢 | 第81页 |