1553B总线多功能仿真平台的研究及实现
摘要 | 第4-5页 |
abstract | 第5页 |
1 绪论 | 第9-13页 |
1.1 论文研究的背景及意义 | 第9-10页 |
1.2 1553B总线的技术优势 | 第10-11页 |
1.3 国内外研究现状 | 第11-12页 |
1.4 论文的主要内容 | 第12-13页 |
2 多功能仿真平台的研究与分析 | 第13-25页 |
2.1 多功能仿真平台的总体方案 | 第13-14页 |
2.2 1553B总线协议介绍 | 第14-21页 |
2.2.1 1553B总线拓扑结构 | 第14页 |
2.2.2 1553B总线编码方式 | 第14-15页 |
2.2.3 1553B总线字格式 | 第15-17页 |
2.2.4 1553B总线传输机制 | 第17-20页 |
2.2.5 1553B总线电气特性 | 第20-21页 |
2.3 HKS1553BCRT芯片介绍 | 第21-23页 |
2.4 本章小结 | 第23-25页 |
3 硬件实现 | 第25-47页 |
3.1 硬件设计方案 | 第25-26页 |
3.1.1 应用环境及技术要求 | 第25页 |
3.1.2 整体设计 | 第25-26页 |
3.2 系统模块功能实现 | 第26-45页 |
3.2.1 电源电路 | 第26-28页 |
3.2.2 1553B通信电路 | 第28-31页 |
3.2.3 EBI接口电路 | 第31-33页 |
3.2.4 外部中断电路 | 第33-34页 |
3.2.5 UART通讯电路 | 第34-36页 |
3.2.6 GPIO扩展电路 | 第36-40页 |
3.2.7 USB扩展主机接口 | 第40-43页 |
3.2.8 其它电路 | 第43-45页 |
3.3 本章小结 | 第45-47页 |
4 软件实现 | 第47-71页 |
4.1 软件分析 | 第47-51页 |
4.1.1 1553B协议模型 | 第47-48页 |
4.1.2 软件系统结构 | 第48-49页 |
4.1.3 软件实现方案 | 第49-51页 |
4.2 传输层软件结构 | 第51-58页 |
4.2.1 启动模块 | 第51-53页 |
4.2.2 主机命令响应模块 | 第53-55页 |
4.2.3 中断处理模块 | 第55-58页 |
4.3 驱动层软件结构 | 第58-69页 |
4.3.1 MFSP控制模块 | 第59-62页 |
4.3.2 计时器控制模块 | 第62-63页 |
4.3.3 消息控制模块 | 第63-65页 |
4.3.4 双口存储器访问模块 | 第65页 |
4.3.5 系统控制模块 | 第65-68页 |
4.3.6 中断服务模块 | 第68-69页 |
4.4 本章小结 | 第69-71页 |
5 测试及结果分析 | 第71-83页 |
5.1 测试平台的建立 | 第71-73页 |
5.2 硬件部分的测试及结果分析 | 第73-75页 |
5.3 功能测试及结果分析 | 第75-81页 |
5.4 本章小结 | 第81-83页 |
6 总结与展望 | 第83-85页 |
6.1 总结 | 第83页 |
6.2 展望 | 第83-85页 |
参考文献 | 第85-89页 |
附录A 缩略语对照表 | 第89-91页 |
附录B 程序清单 | 第91-93页 |
作者攻读学位期间发表学术论文清单 | 第93-94页 |
致谢 | 第94页 |