摘要 | 第5-6页 |
ABSTRACT | 第6页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-15页 |
第一章 绪论 | 第15-19页 |
1.1 课题意义 | 第15页 |
1.2 信道均衡技术的发展 | 第15-16页 |
1.3 本文的主要工作 | 第16-19页 |
第二章 信道处理技术原理 | 第19-31页 |
2.1 无线信道 | 第19-21页 |
2.1.1 大尺度衰落与小尺度衰落 | 第19-20页 |
2.1.2 信道的时变特性 | 第20页 |
2.1.3 码间串扰 | 第20-21页 |
2.2 信道均衡 | 第21-22页 |
2.2.1 时域均衡原理 | 第21-22页 |
2.2.2 单载波频域均衡原理 | 第22页 |
2.3 纠频偏与纠相偏 | 第22-24页 |
2.3.1 纠频偏基本原理 | 第23页 |
2.3.2 纠相偏基本原理 | 第23-24页 |
2.4 直序扩频技术 | 第24-27页 |
2.4.1 直序扩频技术原理 | 第24-25页 |
2.4.2 扩频码字 | 第25-26页 |
2.4.3 直序扩频性能仿真 | 第26-27页 |
2.5 成型滤波与匹配滤波 | 第27-31页 |
第三章 单兵电台信道处理算法与仿真 | 第31-43页 |
3.1 单载波频域均衡系统的帧结构 | 第31-33页 |
3.2 频域线性均衡算法 | 第33-39页 |
3.2.1 频域均衡基本原理 | 第33-34页 |
3.2.2 SC-FDE系统的信道估计 | 第34-35页 |
3.2.3 迫零法(ZF) | 第35页 |
3.2.4 最小均方误差法(MMSE) | 第35-38页 |
3.2.5 基于最小二乘估计的改进单载波频域均衡算法 | 第38-39页 |
3.3 频域均衡算法性能仿真 | 第39-43页 |
3.3.1 仿真信道 | 第39-40页 |
3.3.2 仿真结果 | 第40-43页 |
第四章 信道处理系统的FPGA设计与实现 | 第43-65页 |
4.1 硬件平台与设计流程 | 第43-45页 |
4.2 发送端模块 | 第45-48页 |
4.2.1 直序扩频模块 | 第45-46页 |
4.2.2 成型滤波器及匹配滤波器设计 | 第46-48页 |
4.3 接收端模块 | 第48-65页 |
4.3.1 帧同步与捕获 | 第48-51页 |
4.3.2 纠频偏与纠相偏实现 | 第51-56页 |
4.3.3 帧头数据解析 | 第56-59页 |
4.3.4 频域均衡实现 | 第59-65页 |
第五章 总结与展望 | 第65-67页 |
参考文献 | 第67-69页 |
致谢 | 第69-71页 |
作者简介 | 第71-72页 |