摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第9-13页 |
1.1 背景及发展现状 | 第9-10页 |
1.2 主要研究内容及创新点 | 第10-11页 |
1.3 本文的篇章结构 | 第11-13页 |
第二章 LDPC码和BICM-ID技术理论 | 第13-27页 |
2.1 LDPC码简介 | 第13-16页 |
2.1.1 校验矩阵及生成矩阵 | 第13-14页 |
2.1.2 Tanner图及环长 | 第14-15页 |
2.1.3 度分布 | 第15-16页 |
2.2 LDPC码的迭代译码 | 第16-21页 |
2.2.1 和积译码算法 | 第16-18页 |
2.2.2 对数域的和积算法 | 第18-19页 |
2.2.3 MS译码算法 | 第19-21页 |
2.3 基于LDPC码的BICM-ID系统 | 第21-26页 |
2.3.1 系统模型 | 第21-23页 |
2.3.2 调制解调技术 | 第23-24页 |
2.3.3 迭代解调译码技术 | 第24-26页 |
2.4 本章小结 | 第26-27页 |
第三章 低错误平层LDPC码的构造及译码算法优化 | 第27-57页 |
3.1 随机LDPC码校验矩阵构造方法 | 第27-33页 |
3.1.1 PEG构造法 | 第27-28页 |
3.1.2 ACE算法 | 第28-31页 |
3.1.3 PEG-ACE构造算法 | 第31-32页 |
3.1.4 PEG-ACE构造算法性能仿真 | 第32-33页 |
3.2 准循环LDPC码校验矩阵的构造算法 | 第33-35页 |
3.3 LDPC码快速编码算法及其改进算法 | 第35-39页 |
3.3.1 快速编码算法 | 第35-36页 |
3.3.2 改进的快速编码算法 | 第36-39页 |
3.4 基于EXIT图的LDPC码度优化 | 第39-46页 |
3.4.1 EXIT计算原理 | 第39-41页 |
3.4.2 16QAM下利用EXIT图的LDPC码度优化 | 第41-45页 |
3.4.3 不同度分布LDPC码性能对比 | 第45-46页 |
3.5 LDPC码译码算法优化 | 第46-55页 |
3.5.1 改进的MS译码算法 | 第46-49页 |
3.5.2 分层译码算法 | 第49-51页 |
3.5.3 不同译码算法性能仿真 | 第51-53页 |
3.5.4 不同译码算法的复杂度对比 | 第53-55页 |
3.6 本章小结 | 第55-57页 |
第四章 基于非规则LDPC码的BICM-ID系统的优化设计 | 第57-71页 |
4.1 增强型BICM-ID方案设计 | 第57-58页 |
4.2 便于硬件实现的代数交织器的设计 | 第58页 |
4.2.1 线性互质交织器 | 第58页 |
4.2.2 QPP交织器 | 第58页 |
4.3 输入量化算法设计 | 第58-59页 |
4.4 BCH码的设计 | 第59-60页 |
4.5 BICM-ID系统星座映射EXIT图仿真分析 | 第60-61页 |
4.6 基于非规则QC-LDPC码的BICM-ID方案性能仿真 | 第61-69页 |
4.6.1 浮点仿真 | 第61-62页 |
4.6.2 定点仿真 | 第62-69页 |
4.7 本章小结 | 第69-71页 |
第五章 总结与下一步的研究方向 | 第71-73页 |
5.1 论文总结 | 第71页 |
5.2 下一步的研究方向 | 第71-73页 |
参考文献 | 第73-77页 |
致谢 | 第77-79页 |
作者攻读学位期间发表的学术论文目录 | 第79页 |