基于DSP的WCDMA终端综合测试仪物理层接受端上行链路的实现
摘要 | 第4-5页 |
ABSTRACT | 第5页 |
目录 | 第7-9页 |
第一章 绪论 | 第9-13页 |
1.1 研究背景及意义 | 第9-10页 |
1.2 主要研究工作 | 第10-11页 |
1.3 论文的内容和结构 | 第11-13页 |
第二章 WCDMA终端综合测试仪概述 | 第13-27页 |
2.1 WCDMA物理层概述 | 第13-21页 |
2.1.1 上行链路物理信道 | 第13-15页 |
2.1.2 WCDMA典型通信过程 | 第15-17页 |
2.1.3 上行链路编码复用链 | 第17-19页 |
2.1.4 WCDMA的调制扩频加扰过程 | 第19-20页 |
2.1.5 物理层上行接收一般过程 | 第20-21页 |
2.2 WCDMA终端综合测试仪概述 | 第21-24页 |
2.2.1 终端综合测试仪硬件架构 | 第21-22页 |
2.2.2 终端综合测试仪软件架构 | 第22-23页 |
2.2.3 物理层DSP平台及软件子架构 | 第23-24页 |
2.3 本章小结 | 第24-27页 |
第三章 WCDMA物理层上行链路接收流程设计 | 第27-45页 |
3.1 典型上行接收流程设计 | 第27-29页 |
3.2 PRACH信道接收模块 | 第29-32页 |
3.2.1 PRACH前缀签名序列捕获子模块 | 第29-30页 |
3.2.2 信道检测与相偏纠正子模块 | 第30-32页 |
3.2.3 PRACH信道消息部分接收子模块 | 第32页 |
3.3 上行DPCH信道接收模块 | 第32-36页 |
3.3.1 信道检测与相偏纠正子模块 | 第33页 |
3.3.2 解扰处理子模块 | 第33-34页 |
3.3.3 解扩及解调处理子模块 | 第34页 |
3.3.4 解信道编码复用子模块 | 第34-36页 |
3.4 接口设计 | 第36-43页 |
3.4.1 外部接口设计 | 第36-38页 |
3.4.2 模块间接口设计 | 第38-43页 |
3.5 本章小结 | 第43-45页 |
第四章 上行接收各个模块的优化实现及测试验证 | 第45-75页 |
4.1 PRACH信道接收模块的实现 | 第46-53页 |
4.1.1 PRACH前缀签名序列捕获子模块 | 第48-50页 |
4.1.2 信道检测与相偏纠正子模块 | 第50-53页 |
4.1.3 PRACH消息部分接收子模块 | 第53页 |
4.2 上行DPCH信道接收模块的实现 | 第53-63页 |
4.2.1 信道检测与相偏纠正子模块 | 第56页 |
4.2.2 解扰子模块 | 第56-58页 |
4.2.3 解扩解调子模块 | 第58-61页 |
4.2.4 解信道编码复用子模块 | 第61-63页 |
4.3 测试验证 | 第63-72页 |
4.3.1 MATLAB仿真验证 | 第64-69页 |
4.3.2 单元测试 | 第69页 |
4.3.3 终端验证 | 第69-72页 |
4.4 本章小结 | 第72-75页 |
第五章 总结与展望 | 第75-77页 |
5.1 论文工作总结 | 第75页 |
5.2 工作展望 | 第75-77页 |
参考文献 | 第77-79页 |
致谢 | 第79-81页 |
作者攻读学位期间发表的学术论文目录 | 第81页 |