首页--工业技术论文--无线电电子学、电信技术论文--雷达论文--雷达:按体制分论文

某分布式雷达定时控制与通道校正的逻辑设计

摘要第5-6页
ABSTRACT第6-7页
符号对照表第11-12页
缩略语对照表第12-16页
第一章 绪论第16-20页
    1.1 研究背景及意义第16-17页
    1.2 国内外研究历史及现状第17-19页
    1.3 本论文主要工作内容第19-20页
第二章 系统简介第20-28页
    2.1 引言第20页
    2.2 分布式相参合成雷达的基本概念第20-23页
    2.3 系统结构第23-25页
    2.4 工作模式简介第25-26页
    2.5 小结第26-28页
第三章 系统定时控制逻辑的设计与实现第28-68页
    3.1 引言第28页
    3.2 数据传输接.设计和部分功能的程序设计第28-36页
        3.2.1 数据传输接.及数据形式第28-30页
        3.2.2 脉冲重复周期控制第30-32页
        3.2.3 数据拼接第32-34页
        3.2.4 回波数据接收通道校正第34-36页
    3.3 通道校正的控制逻辑设计第36-42页
        3.3.1 工作背景及主要工作内容第36-37页
        3.3.2 协议发送时序设计第37页
        3.3.3 FPGA程序设计第37-40页
        3.3.4 仿真及调试结果第40-42页
    3.4 模目模式控制逻辑设计第42-48页
        3.4.1 工作背景及主要内容第42-43页
        3.4.2 协议发送时序设计第43页
        3.4.3 FPGA程序设计第43-44页
        3.4.4 仿真及调试结果第44-48页
    3.5 等T搜索模式控制逻辑设计第48-53页
        3.5.1 波束扫描原理及本模式工作内容第48-50页
        3.5.2 协议发送时序设计第50页
        3.5.3 FPGA程序设计第50-52页
        3.5.4 仿真及调试结果第52-53页
    3.6 变T搜索模式控制逻辑设计第53-58页
        3.6.1 变T搜索模式工作背景及内容第53-55页
        3.6.2 协议发送时序第55-56页
        3.6.3 FPGA程序设计第56-57页
        3.6.4 仿真及调试结果第57-58页
    3.7 步进频模式控制逻辑设计第58-64页
        3.7.1 工作内容及相关原理介绍第58-59页
        3.7.2 协议发送时序设计第59-60页
        3.7.3 FPGA程序设计第60-63页
        3.7.4 仿真及调试结果第63-64页
    3.8 相位编码模式控制逻辑设计第64-67页
        3.8.1 相位编码信号及本模式工作内容简介第64-66页
        3.8.2 相位编码码字的存储和提取第66-67页
    3.9 小结第67-68页
第四章 收发通道误差校正的设计与实现第68-78页
    4.1 引言第68页
    4.2 系统结构与校正方案第68-69页
    4.3 收发通道校正原理第69-72页
        4.3.1 通道校正的信号模型第69-70页
        4.3.2 校正系数求解第70-71页
        4.3.3 基于CORDIC算法的相位求解第71-72页
    4.4 工程实现第72-75页
        4.4.1 校正信号发射时序第72-73页
        4.4.2 CORDIC算法实现第73-74页
        4.4.3 校正网络相位延时测量第74-75页
    4.5 实际调试结果第75-77页
    4.6 小结第77-78页
第五章 结论与展望第78-80页
    5.1 研究结论第78-79页
    5.2 研究展望第79-80页
参考文献第80-84页
致谢第84-86页
作者简介第86-87页

论文共87页,点击 下载论文
上一篇:针对雷达信号去噪的小波优化分析方法研究
下一篇:机载阵列雷达杂波抑制方法研究