某分布式雷达定时控制与通道校正的逻辑设计
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-16页 |
第一章 绪论 | 第16-20页 |
1.1 研究背景及意义 | 第16-17页 |
1.2 国内外研究历史及现状 | 第17-19页 |
1.3 本论文主要工作内容 | 第19-20页 |
第二章 系统简介 | 第20-28页 |
2.1 引言 | 第20页 |
2.2 分布式相参合成雷达的基本概念 | 第20-23页 |
2.3 系统结构 | 第23-25页 |
2.4 工作模式简介 | 第25-26页 |
2.5 小结 | 第26-28页 |
第三章 系统定时控制逻辑的设计与实现 | 第28-68页 |
3.1 引言 | 第28页 |
3.2 数据传输接.设计和部分功能的程序设计 | 第28-36页 |
3.2.1 数据传输接.及数据形式 | 第28-30页 |
3.2.2 脉冲重复周期控制 | 第30-32页 |
3.2.3 数据拼接 | 第32-34页 |
3.2.4 回波数据接收通道校正 | 第34-36页 |
3.3 通道校正的控制逻辑设计 | 第36-42页 |
3.3.1 工作背景及主要工作内容 | 第36-37页 |
3.3.2 协议发送时序设计 | 第37页 |
3.3.3 FPGA程序设计 | 第37-40页 |
3.3.4 仿真及调试结果 | 第40-42页 |
3.4 模目模式控制逻辑设计 | 第42-48页 |
3.4.1 工作背景及主要内容 | 第42-43页 |
3.4.2 协议发送时序设计 | 第43页 |
3.4.3 FPGA程序设计 | 第43-44页 |
3.4.4 仿真及调试结果 | 第44-48页 |
3.5 等T搜索模式控制逻辑设计 | 第48-53页 |
3.5.1 波束扫描原理及本模式工作内容 | 第48-50页 |
3.5.2 协议发送时序设计 | 第50页 |
3.5.3 FPGA程序设计 | 第50-52页 |
3.5.4 仿真及调试结果 | 第52-53页 |
3.6 变T搜索模式控制逻辑设计 | 第53-58页 |
3.6.1 变T搜索模式工作背景及内容 | 第53-55页 |
3.6.2 协议发送时序 | 第55-56页 |
3.6.3 FPGA程序设计 | 第56-57页 |
3.6.4 仿真及调试结果 | 第57-58页 |
3.7 步进频模式控制逻辑设计 | 第58-64页 |
3.7.1 工作内容及相关原理介绍 | 第58-59页 |
3.7.2 协议发送时序设计 | 第59-60页 |
3.7.3 FPGA程序设计 | 第60-63页 |
3.7.4 仿真及调试结果 | 第63-64页 |
3.8 相位编码模式控制逻辑设计 | 第64-67页 |
3.8.1 相位编码信号及本模式工作内容简介 | 第64-66页 |
3.8.2 相位编码码字的存储和提取 | 第66-67页 |
3.9 小结 | 第67-68页 |
第四章 收发通道误差校正的设计与实现 | 第68-78页 |
4.1 引言 | 第68页 |
4.2 系统结构与校正方案 | 第68-69页 |
4.3 收发通道校正原理 | 第69-72页 |
4.3.1 通道校正的信号模型 | 第69-70页 |
4.3.2 校正系数求解 | 第70-71页 |
4.3.3 基于CORDIC算法的相位求解 | 第71-72页 |
4.4 工程实现 | 第72-75页 |
4.4.1 校正信号发射时序 | 第72-73页 |
4.4.2 CORDIC算法实现 | 第73-74页 |
4.4.3 校正网络相位延时测量 | 第74-75页 |
4.5 实际调试结果 | 第75-77页 |
4.6 小结 | 第77-78页 |
第五章 结论与展望 | 第78-80页 |
5.1 研究结论 | 第78-79页 |
5.2 研究展望 | 第79-80页 |
参考文献 | 第80-84页 |
致谢 | 第84-86页 |
作者简介 | 第86-87页 |