首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--总线、通道论文

IEEE1394链路层设计及验证

摘要第1-6页
ABSTRACT第6-11页
符号对照表第11-12页
缩略语对照表第12-16页
第一章 绪论第16-18页
   ·IEEE1394协议背景第16页
   ·IEEE1394技术优势和研究现状第16-17页
   ·论文主要工作及内容安排第17-18页
第二章 IEEE1394协议链路层部分第18-32页
   ·IEEE1394包结构第18-23页
     ·响应包第18-20页
     ·主包第20-21页
     ·物理包第21-23页
   ·链路层服务和操作第23-24页
   ·PHY-LINK接第24-28页
   ·状态传输第28-29页
   ·LINK请求第29页
   ·LINK请求取消第29页
   ·数据包发送时序第29-30页
   ·数据包接收时序第30-31页
   ·本章小结第31-32页
第三章 链路层整体设计框架第32-38页
   ·链路层系统架构第32页
   ·链路层发送原理第32-34页
   ·链路层接收原理第34-36页
   ·本章小结第36-38页
第四章 链路层各模块设计及实现第38-58页
   ·ADDR_DEC模块第38页
   ·INT_CTRL模块第38页
   ·ICT_REG模块第38-39页
   ·BUS_SRC模块第39页
   ·CRC模块第39页
   ·LINKSM模块第39-42页
     ·链路层工作时间轴第40页
     ·请求与授权第40-41页
     ·请求等待第41-42页
   ·TRANSMIT模块第42-47页
     ·复位机制第42页
     ·Info域的作用第42-43页
     ·级联包的发送第43页
     ·发送机制第43-45页
     ·发送异常及处理第45-47页
   ·RECEIVE模块第47-51页
     ·复位机制第47-48页
     ·接收使能Rx En机制第48页
     ·接收过程的反馈及重传机制第48-49页
     ·接收机制第49-51页
     ·接收异常及处理第51页
   ·PHYINT接.模块第51-53页
     ·Link_Gen模块第52页
     ·PhyStaus模块第52页
     ·Link_Req模块第52页
     ·DataShift模块第52-53页
   ·事物层FIFO接.模块第53-56页
     ·异步包发送FIFO接第53页
     ·异步包接收FIFO接第53-54页
     ·等时包发送FIFO接第54-55页
     ·等时包接收FIFO接第55-56页
   ·本章小结第56-58页
第五章 链路层IP核的验证第58-78页
   ·基于覆盖率的验证第58-59页
   ·虚拟验证环境及工具第59-60页
   ·虚拟验证平台第60-64页
     ·验证组件编写第60-62页
     ·验证平台搭建第62-63页
     ·验证平台结构第63-64页
   ·Makefile验证流程管理第64-66页
   ·测试项列举举例第66-71页
   ·验证结果与分析第71-77页
   ·本章小结第77-78页
第六章 总结与展望第78-80页
参考文献第80-82页
致谢第82-84页
作者简介第84-85页

论文共85页,点击 下载论文
上一篇:一种基于System Verilog的1394总线监控逻辑验证方法
下一篇:基于CoreConnect总线的SDRAM控制器设计与验证