基于UM-BUS系统的总线测试方案研究
| 摘要 | 第1-5页 |
| Abstract | 第5-11页 |
| 第一章 绪论 | 第11-19页 |
| ·课题背景及意义 | 第11-12页 |
| ·国内外研究现状 | 第12-17页 |
| ·国内外总线研究现状 | 第12-16页 |
| ·国内外总线检测技术研究现状 | 第16-17页 |
| ·论文研究内容及组织结构 | 第17-19页 |
| 第二章 动态可重构总线UM-BUS | 第19-27页 |
| ·UM-BUS的拓扑结构 | 第19页 |
| ·UM-BUS通信协议模型与数据流程 | 第19-21页 |
| ·UM-BUS总线协议介绍 | 第21-26页 |
| ·物理层 | 第21-22页 |
| ·MAC子层 | 第22-23页 |
| ·传输子层 | 第23-24页 |
| ·处理层 | 第24-26页 |
| ·本章小结 | 第26-27页 |
| 第三章 测试系统总体设计 | 第27-35页 |
| ·UM-BUS系统总线测试方案 | 第27-28页 |
| ·总线数据采集方案 | 第28页 |
| ·总线数据分析方案 | 第28页 |
| ·测试数据格式定义 | 第28-29页 |
| ·短包数据封装格式 | 第29页 |
| ·长包数据封装格式 | 第29页 |
| ·数据采集模块 | 第29-32页 |
| ·物理层数据 | 第29-30页 |
| ·MAC层数据 | 第30-31页 |
| ·处理层数据 | 第31-32页 |
| ·数据缓存处理方案 | 第32-33页 |
| ·本章小结 | 第33-35页 |
| 第四章 MT节点数据处理方案与实现 | 第35-53页 |
| ·MT节点功能划分 | 第35页 |
| ·数据采集模块 | 第35-42页 |
| ·物理层 | 第36-38页 |
| ·MAC层 | 第38-40页 |
| ·处理层 | 第40-41页 |
| ·时间标签 | 第41-42页 |
| ·SDRAM控制模块 | 第42-43页 |
| ·数据传输模块 | 第43-47页 |
| ·USB3.0通信模块 | 第43-46页 |
| ·PCI-E通信模块 | 第46-47页 |
| ·软件功能模块 | 第47-51页 |
| ·实时处理模块 | 第48-49页 |
| ·查询功能 | 第49-51页 |
| ·本章小结 | 第51-53页 |
| 第五章 总线测试系统硬件设计与实现 | 第53-59页 |
| ·总线监视板卡功能需求 | 第53-54页 |
| ·MT节点硬件设计 | 第54-56页 |
| ·主控和电源设计 | 第54-55页 |
| ·存储模块设计 | 第55页 |
| ·接口电路设计 | 第55-56页 |
| ·硬件实现与关键信号分析 | 第56-58页 |
| ·本章小结 | 第58-59页 |
| 第六章 测试系统仿真环境与测试结果 | 第59-67页 |
| ·UM-BUS综合电子仿真平台 | 第59-63页 |
| ·综合电子平台设计架构 | 第59-60页 |
| ·综合电子仿真平台终端设计 | 第60-63页 |
| ·测试结果 | 第63-65页 |
| ·本章小结 | 第65-67页 |
| 第七章 结论与展望 | 第67-69页 |
| ·全文总结 | 第67页 |
| ·前景展望 | 第67-69页 |
| 在校期间参加科研、发表论文和获奖情况 | 第69-71页 |
| 致谢 | 第71-73页 |
| 参考文献 | 第73-74页 |