首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

面向同构通用流多核体系结构的流核心软件模拟器设计与实现

摘要第1-10页
ABSTRACT第10-12页
第一章 绪论第12-20页
   ·研究背景第12-18页
     ·多核体系结构的发展第12-13页
     ·CPU 和 GPU 融合的现状第13-14页
     ·同构通用流处理器体系结构第14-15页
     ·软件模拟器第15-17页
     ·小结第17-18页
   ·研究意义与主要工作第18-19页
   ·论文结构第19-20页
第二章 MB64 体系结构第20-30页
   ·MB64 软核架构第20-21页
   ·MB64 结构指令集第21-23页
   ·寄存器结构第23-24页
   ·存储器结构第24-25页
   ·Cache 结构第25-26页
   ·流水线第26-29页
   ·小结第29-30页
第三章 MB64Sim 功能模拟器的设计与实现第30-42页
   ·MB64Sim 模拟流程第30-31页
   ·数据存储建模第31-33页
     ·寄存器建模第31页
     ·存储器建模第31-33页
   ·加载器实现第33-36页
     ·目标文件 ELF 格式介绍第33-34页
     ·加载器工作流程第34-35页
     ·细节实现第35-36页
   ·指令集解释第36-41页
     ·指令译码第36页
     ·指令描述第36-39页
     ·分支延迟槽第39-40页
     ·特殊指令 imm第40-41页
   ·小结第41-42页
第四章 MB64Sim 性能模拟器的设计与实现第42-63页
   ·基本流水线结构第42-43页
   ·前瞻模拟的主要结构第43-47页
     ·寄存器更新单元 RUU第44-45页
     ·寄存器状态表 Create_Vector第45-46页
     ·前瞻存储结构第46-47页
   ·功能单元第47-49页
     ·功能单元模型第47-48页
     ·功能单元流水化第48-49页
   ·分支预测单元第49-54页
     ·分支预测器模型第49-52页
     ·分支延迟槽第52-54页
   ·Cache 结构模型第54-58页
     ·Cache 结构第54-57页
     ·Cache 访问第57-58页
   ·性能模拟前瞻执行流程第58-62页
     ·取指第58-59页
     ·派发第59-60页
     ·访存队列刷新第60页
     ·流出第60-61页
     ·写回第61页
     ·提交第61-62页
   ·小结第62-63页
第五章 模拟验证与实验第63-76页
   ·实验环境第63页
   ·模拟验证第63-64页
   ·体系结构特性分析第64-72页
     ·原始配置测试第65-66页
     ·指令 Cache 模拟分析第66-68页
     ·分支预测器模拟分析第68-72页
   ·模拟速度改进第72-75页
     ·快速推进第72-73页
     ·动态译码缓存第73-75页
   ·模拟器对比第75页
   ·小结第75-76页
第六章 结束语第76-79页
   ·工作总结第76页
   ·工作展望第76-79页
致谢第79-81页
参考文献第81-84页
作者在学期间取得的学术成果第84页

论文共84页,点击 下载论文
上一篇:多核处理器Cache一致性协议模型检验研究与实现
下一篇:面向文件级重复数据删除的稀疏索引技术