面向同构通用流多核体系结构的流核心软件模拟器设计与实现
摘要 | 第1-10页 |
ABSTRACT | 第10-12页 |
第一章 绪论 | 第12-20页 |
·研究背景 | 第12-18页 |
·多核体系结构的发展 | 第12-13页 |
·CPU 和 GPU 融合的现状 | 第13-14页 |
·同构通用流处理器体系结构 | 第14-15页 |
·软件模拟器 | 第15-17页 |
·小结 | 第17-18页 |
·研究意义与主要工作 | 第18-19页 |
·论文结构 | 第19-20页 |
第二章 MB64 体系结构 | 第20-30页 |
·MB64 软核架构 | 第20-21页 |
·MB64 结构指令集 | 第21-23页 |
·寄存器结构 | 第23-24页 |
·存储器结构 | 第24-25页 |
·Cache 结构 | 第25-26页 |
·流水线 | 第26-29页 |
·小结 | 第29-30页 |
第三章 MB64Sim 功能模拟器的设计与实现 | 第30-42页 |
·MB64Sim 模拟流程 | 第30-31页 |
·数据存储建模 | 第31-33页 |
·寄存器建模 | 第31页 |
·存储器建模 | 第31-33页 |
·加载器实现 | 第33-36页 |
·目标文件 ELF 格式介绍 | 第33-34页 |
·加载器工作流程 | 第34-35页 |
·细节实现 | 第35-36页 |
·指令集解释 | 第36-41页 |
·指令译码 | 第36页 |
·指令描述 | 第36-39页 |
·分支延迟槽 | 第39-40页 |
·特殊指令 imm | 第40-41页 |
·小结 | 第41-42页 |
第四章 MB64Sim 性能模拟器的设计与实现 | 第42-63页 |
·基本流水线结构 | 第42-43页 |
·前瞻模拟的主要结构 | 第43-47页 |
·寄存器更新单元 RUU | 第44-45页 |
·寄存器状态表 Create_Vector | 第45-46页 |
·前瞻存储结构 | 第46-47页 |
·功能单元 | 第47-49页 |
·功能单元模型 | 第47-48页 |
·功能单元流水化 | 第48-49页 |
·分支预测单元 | 第49-54页 |
·分支预测器模型 | 第49-52页 |
·分支延迟槽 | 第52-54页 |
·Cache 结构模型 | 第54-58页 |
·Cache 结构 | 第54-57页 |
·Cache 访问 | 第57-58页 |
·性能模拟前瞻执行流程 | 第58-62页 |
·取指 | 第58-59页 |
·派发 | 第59-60页 |
·访存队列刷新 | 第60页 |
·流出 | 第60-61页 |
·写回 | 第61页 |
·提交 | 第61-62页 |
·小结 | 第62-63页 |
第五章 模拟验证与实验 | 第63-76页 |
·实验环境 | 第63页 |
·模拟验证 | 第63-64页 |
·体系结构特性分析 | 第64-72页 |
·原始配置测试 | 第65-66页 |
·指令 Cache 模拟分析 | 第66-68页 |
·分支预测器模拟分析 | 第68-72页 |
·模拟速度改进 | 第72-75页 |
·快速推进 | 第72-73页 |
·动态译码缓存 | 第73-75页 |
·模拟器对比 | 第75页 |
·小结 | 第75-76页 |
第六章 结束语 | 第76-79页 |
·工作总结 | 第76页 |
·工作展望 | 第76-79页 |
致谢 | 第79-81页 |
参考文献 | 第81-84页 |
作者在学期间取得的学术成果 | 第84页 |