摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·论文的选题背景 | 第7页 |
·可重构技术简介 | 第7-9页 |
·可重构的概念 | 第7-9页 |
·可重构系统的组成 | 第9页 |
·本文研究工作及内容安排 | 第9-11页 |
第二章 FPGA 可重构技术 | 第11-17页 |
·FPGA 基础理论 | 第11-13页 |
·FPGA 的可重构设计理论 | 第13-14页 |
·动态可重构系统的结构 | 第14-15页 |
·本章小结 | 第15-17页 |
第三章 基于 FPGA 的降噪处理机的系统设计 | 第17-33页 |
·电路系统的总体功能设计 | 第17-18页 |
·器件选型 | 第18-20页 |
·电路系统的总体结构设计 | 第20-21页 |
·信号处理板的详细设计 | 第21-25页 |
·FPGA 配置 | 第21-22页 |
·I2C 接口 | 第22-23页 |
·PC104 模块 | 第23-24页 |
·模式选择模块 | 第24页 |
·系统电源、复位与时钟设计 | 第24-25页 |
·接口电路板的详细设计 | 第25-32页 |
·FPGA 配置 | 第25-26页 |
·CameraLink 介绍 | 第26-29页 |
·电平转换电路 | 第29-30页 |
·I2C 接口 | 第30-31页 |
·模式选择电路与外围电路设计 | 第31-32页 |
·系统电源、复位与时钟设计 | 第32页 |
·本章小结 | 第32-33页 |
第四章 图像降噪处理机的工程设计 | 第33-43页 |
·多层板 PCB 电路板设计原则 | 第33-35页 |
·层数的选择和叠加原则 | 第33-34页 |
·元器件布局的一般原则 | 第34页 |
·元器件布线的一般原则 | 第34-35页 |
·PCB 元件库要求 | 第35页 |
·信号完整性 | 第35-37页 |
·布线 | 第36页 |
·分割 | 第36页 |
·局部电源和 IC 间的滤波 | 第36-37页 |
·图像降噪处理机 PCB 板的布局布线 | 第37-39页 |
·信号处理板的布局布线 | 第37-38页 |
·接口电路板的布局布线 | 第38-39页 |
·电源和地的设计 | 第39-41页 |
·本章小结 | 第41-43页 |
第五章 降噪处理机接口板 FPGA 内部电路详细设计 | 第43-49页 |
·接口 FPGA 电路总体功能设计 | 第43-44页 |
·控制信号接口电路 | 第44-45页 |
·I2C 接口的设计 | 第45-47页 |
·本章小结 | 第47-49页 |
第六章 可重构技术在降噪处理机中的应用方案 | 第49-55页 |
·接口电路的可重构 | 第49-50页 |
·FPGA 的部分可重构方案 | 第50-53页 |
·功能单元全动态可重构方案 | 第52页 |
·功能单元准动态可重构方案 | 第52-53页 |
·本章小结 | 第53-55页 |
第七章 总结与展望 | 第55-57页 |
·本文主要工作 | 第55-56页 |
·展望 | 第56-57页 |
致谢 | 第57-59页 |
参考文献 | 第59-61页 |