| 摘要 | 第1-3页 |
| ABSTRACT | 第3-8页 |
| 1 前言 | 第8-18页 |
| ·数字声频技术概论 | 第8-10页 |
| ·声频的数字化 | 第8-9页 |
| ·声频解码器简介 | 第9-10页 |
| ·SPDIF 标准简介 | 第10页 |
| ·利用 FPGA 处理数字信号 | 第10-11页 |
| ·目前的时钟技术 | 第11-16页 |
| ·时基抖动的引入 | 第14页 |
| ·国内外研究现状及应用 | 第14-16页 |
| ·课题背景与研究意义 | 第16页 |
| ·课题章节安排 | 第16-18页 |
| 2 时基抖动及其处理原理 | 第18-30页 |
| ·抖动 | 第18-19页 |
| ·抖动的分类 | 第18-19页 |
| ·时基抖动的描述 | 第19-21页 |
| ·相位抖动 | 第20-21页 |
| ·周期抖动 | 第21页 |
| ·周期间抖动 | 第21页 |
| ·时基抖动与相位噪声 | 第21-24页 |
| ·功率谱密度(PSD)的定义 | 第22-23页 |
| ·相位噪声、相位噪声与抖动的关系 | 第23-24页 |
| ·锁相环电路的引入 | 第24-26页 |
| ·锁相环的基本原理 | 第24-25页 |
| ·延迟锁相环 | 第25-26页 |
| ·全数字锁相环 | 第26-29页 |
| ·全数字锁相环数学模型 | 第28-29页 |
| ·全数字锁相环频域模型 | 第29页 |
| ·本章小结 | 第29-30页 |
| 3 硬件平台 | 第30-40页 |
| ·解码器整体系统结构 | 第30-33页 |
| ·CS8412 芯片工作模式 | 第30-32页 |
| ·CS8412 外围电路 | 第32-33页 |
| ·可编程逻辑器件 Xilin Spartan-3AN XC3S1400AN | 第33-35页 |
| ·声频解码芯片 PCM1702 | 第35页 |
| ·抗镜像模拟低通滤波器模块 | 第35-38页 |
| ·模拟低通滤波器的设计 | 第35-37页 |
| ·OPA2604 搭建模拟低通滤波器 | 第37-38页 |
| ·本章小结 | 第38-40页 |
| 4 软件开发 | 第40-54页 |
| ·硬件描述语言的简述 | 第40-41页 |
| ·ISE、MATLAB、System Generator 联合开发环境 | 第41-46页 |
| ·Xilinx ISE Design Suit10.1 开发工具 | 第41-43页 |
| ·MATLAB R2008a 开发环境 | 第43-44页 |
| ·System Generator 建模工具 | 第44-45页 |
| ·基于 System Generator 的设计的特点 | 第45-46页 |
| ·软件设计的主要任务 | 第46-47页 |
| ·解码器过采样设计 | 第47-50页 |
| ·过采样对声频信号的影响 | 第47-50页 |
| ·解码器数字锁相环设计 | 第50-52页 |
| ·ADPLL 模块 | 第50-52页 |
| ·本章小结 | 第52-54页 |
| 5 软件仿真 | 第54-62页 |
| ·过采样插值滤波器的设计 | 第54-57页 |
| ·八倍过采样在 simulink 中的模型 | 第54-55页 |
| ·八倍过采样在 System Generator 中的模型 | 第55-57页 |
| ·缓存器模块 | 第57页 |
| ·锁相环电路的设计 | 第57-60页 |
| ·异或门鉴相器 | 第57-58页 |
| ·可逆计数器 | 第58-59页 |
| ·脉冲数控振荡器 | 第59页 |
| ·分频器 | 第59-60页 |
| ·全数字锁相环的锁定性能 | 第60页 |
| ·全数字锁相环电路的抖动性能 | 第60-61页 |
| ·本章小结 | 第61-62页 |
| 6 总结与展望 | 第62-64页 |
| 参考文献 | 第64-68页 |
| 附录 | 第68-72页 |
| 攻读学位期间发表文章 | 第72-75页 |
| 致谢 | 第75页 |