链路自适应技术的研究与关键模块的实现
摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
第一章 绪论 | 第8-13页 |
·课题背景 | 第8-10页 |
·链路自适应技术的提出与发展 | 第8页 |
·OFDM技术的概述 | 第8-10页 |
·课题意义与本文的工作 | 第10-11页 |
·本文的主要内容和结构安排 | 第11-13页 |
第二章 链路自适应中涉及的部分通信理论 | 第13-30页 |
·信源编码原理 | 第13-17页 |
·无失真编码 | 第13-15页 |
·有损编码 | 第15-17页 |
·信道编码原理 | 第17-25页 |
·分组码 | 第18-21页 |
·卷积码 | 第21-25页 |
·调制理论 | 第25-29页 |
·本章小结 | 第29-30页 |
第三章 常用的链路自适应技术 | 第30-46页 |
·自适应编码调制技术(AMC) | 第30-32页 |
·AMC系统描述 | 第30-31页 |
·AMC方案的门限值 | 第31-32页 |
·功率控制技术 | 第32-35页 |
·功率控制准则 | 第32-33页 |
·功率控制的分类与方法 | 第33-35页 |
·自动请求重传(ARQ)技术 | 第35-39页 |
·ARQ基本类型 | 第35-37页 |
·混合ARQ(H-ARQ)方案 | 第37-39页 |
·OFDM动态资源分配技术 | 第39-42页 |
·联合信源信道编码技术 | 第42-45页 |
·本章小结 | 第45-46页 |
第四章 OFDM基带系统的硬件设计 | 第46-79页 |
·OFDM基带系统的硬件架构 | 第46-47页 |
·DSP最小系统板的硬件设计 | 第47-73页 |
·DSP最小系统板的原理图设计 | 第48-67页 |
·电源模块 | 第48-51页 |
·TPS54310的概述 | 第49页 |
·TPS54310的参考设计电路图 | 第49-50页 |
·电源模块的原理图 | 第50-51页 |
·时钟源电路、JTAG、PLL模块 | 第51-53页 |
·时钟源电路 | 第51-52页 |
·JTAG电路 | 第52页 |
·PLL电路 | 第52-53页 |
·复位电路模块 | 第53-56页 |
·复位时序 | 第53-54页 |
·复位电路原理图 | 第54-56页 |
·存储器模块 | 第56-59页 |
·存储器模块的概述 | 第56-57页 |
·存储器模块电路原理图 | 第57-59页 |
·McBSP模块 | 第59-61页 |
·McBSP的概述 | 第59-60页 |
·McBSP模块的电路原理图 | 第60-61页 |
·HPI模块 | 第61-64页 |
·HPI的概述 | 第61-63页 |
·HPI模块的电路原理图 | 第63-64页 |
·接口模块与去耦模块 | 第64-67页 |
·接口模块的电路原理图 | 第64-67页 |
·去耦模块的电路原理图 | 第67页 |
·DSP最小系统板的PCB图设计 | 第67-73页 |
·PCB图的布局 | 第68-69页 |
·PCB图的布线 | 第69-73页 |
·FIFO接口板的硬件设计 | 第73-78页 |
·FIFO接口板的原理图设计 | 第74-76页 |
·FIFO接口板的PCB图设计 | 第76-78页 |
·本章小结 | 第78-79页 |
第五章 OFDM基带系统DSP端的软件设计与调试 | 第79-94页 |
·OFDM基带系统DSP端的功能模块简介 | 第79-80页 |
·DVB-T 2K模式OFDM基带系统的软件调试 | 第80-85页 |
·信道编码的部分程序的优化设计 | 第85-86页 |
·C语言优化设计 | 第85页 |
·优化结果 | 第85-86页 |
·DSP板与其他设备的接口程序设计 | 第86-90页 |
·DSP和FPGA的接口程序设计 | 第86-88页 |
·DSP和DSP的接口程序设计 | 第88-90页 |
·系统联调 | 第90-91页 |
·多DSP并行处理技术 | 第91-93页 |
·本章小结 | 第93-94页 |
第六章 总结 | 第94-96页 |
·全文总结 | 第94-95页 |
·工作展望 | 第95-96页 |
参考文献 | 第96-100页 |
附录 | 第100-105页 |
致谢 | 第105-106页 |
攻读硕士期间发表的论文 | 第106页 |