1GSPS高速数据采集系统的设计与实现
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 引言 | 第8-10页 |
| ·课题来源及意义 | 第8-9页 |
| ·课题的任务与要求 | 第9-10页 |
| 第二章 系统设计方案及主要器件选型 | 第10-23页 |
| ·目标系统设计方案总体结构 | 第10-12页 |
| ·数据采集系统组件与工作原理 | 第10-11页 |
| ·关键技术难点与解决途径 | 第11-12页 |
| ·ADC 芯片的选择 | 第12-15页 |
| ·FPGA 芯片的选择 | 第15-18页 |
| ·FPGA 性能特点简介 | 第15-16页 |
| ·FPGA 设计的一般流程 | 第16-17页 |
| ·EP2C8F256C8 性能特点简介 | 第17-18页 |
| ·EP2C8F256C8 在本课题中的应用 | 第18页 |
| ·数字化时钟源的选择 | 第18-21页 |
| ·主控机的选择 | 第21-23页 |
| 第三章 ADC 数字化时钟源设计 | 第23-36页 |
| ·锁相环工作原理简介 | 第23-24页 |
| ·时钟产生电路硬件设计 | 第24-27页 |
| ·时钟产生电路程控设计 | 第27-35页 |
| ·LMX2531Q2080E 控制寄存器功能分析 | 第28-32页 |
| ·LMX2531Q2080E 编程 | 第32-35页 |
| ·编程调试结果 | 第35-36页 |
| 第四章 数字化与数据采集电路设计 | 第36-47页 |
| ·数字化ADC08D500 外围电路设计 | 第36-38页 |
| ·时基电路模块设计 | 第38-41页 |
| ·采集主时钟电路 | 第38-39页 |
| ·采集RAM 写时钟产生电路 | 第39-41页 |
| ·数据采集接口模块设计 | 第41-42页 |
| ·采集控制模块设计 | 第42-45页 |
| ·采集RAM 与控制模块设计 | 第45-47页 |
| 第五章 ARM 控制功能设计 | 第47-53页 |
| ·FPGA 与ARM 的接口硬件电路设计 | 第47-49页 |
| ·采集状态控制译码电路 | 第49-50页 |
| ·调试监控程序设计 | 第50-53页 |
| 第六章 高速印制板的设计 | 第53-59页 |
| ·信号完整性和电源完整性问题 | 第53-54页 |
| ·EMI/EMC 解决方案 | 第54-56页 |
| ·高速数据线和时钟线的布线策略 | 第56页 |
| ·阻抗计算 | 第56-59页 |
| 第七章 系统调试 | 第59-64页 |
| ·硬件调试 | 第59-60页 |
| ·FPGA 片内数据采集逻辑仿真调试 | 第60-61页 |
| ·仿真调试方案 | 第60页 |
| ·仿真调试结果 | 第60-61页 |
| ·数据采集系统调试 | 第61-64页 |
| 结论与展望 | 第64-65页 |
| 致谢 | 第65-66页 |
| 参考文献 | 第66-67页 |
| 攻读硕士期间的研究成果 | 第67-68页 |