摘要 | 第1-7页 |
ABSTRACT | 第7-13页 |
第一章 绪言 | 第13-18页 |
·研究动机 | 第13-16页 |
·论文组织 | 第16-18页 |
第二章 锁相环原理与电路结构 | 第18-30页 |
·锁相技术的发展 | 第18-21页 |
·锁相环路的基本工作原理 | 第21-30页 |
·相位关系的描述 | 第22-24页 |
·捕获过程 | 第24-26页 |
·锁定过程 | 第26-28页 |
·环路的基本性能指标 | 第28-30页 |
第三章 锁相环行为级模型的建立及仿真 | 第30-51页 |
·Verilog-A 简介 | 第30-32页 |
·Verilog-A 特色与优点 | 第30页 |
·Verilog-A 语法简介 | 第30-31页 |
·Verilog-A 仿真环境 | 第31-32页 |
·参数提取方法 | 第32-33页 |
·锁相环行为级模型的建立 | 第33-44页 |
·鉴频鉴相器(PFD) | 第33-35页 |
·电荷泵(Charge Pump)和环路滤波器(Loop Filter) | 第35-41页 |
·压控振荡器(Voltage Controlled Oscillator) | 第41-43页 |
·分频器(Frequency Divider) | 第43-44页 |
·行为模型的有效性验证 | 第44-51页 |
·实例一 | 第44-47页 |
·Spice 仿真结果 | 第44-45页 |
·全部模块采用行为模型的仿真结果 | 第45-46页 |
·交叉仿真结果 | 第46页 |
·仿真结果比较 | 第46-47页 |
·实例2 | 第47-50页 |
·Spice 仿真结果 | 第47-48页 |
·Verilog-A 仿真结果 | 第48-49页 |
·交叉仿真结果 | 第49-50页 |
·仿真结果比较 | 第50页 |
·说明 | 第50-51页 |
第四章 锁相环噪声分析及行为模型改进 | 第51-84页 |
·噪声或抖动的产生根源 | 第51-52页 |
·噪声分析 | 第52-66页 |
·频域方法 | 第54-56页 |
·传递函数分析 | 第56-58页 |
·噪声模型(频域) | 第58-62页 |
·OSC 相位噪声 | 第58-60页 |
·刻画OSC 的相位噪声] | 第60-62页 |
·环路滤波器 | 第62页 |
·PFD 和CP | 第62-63页 |
·分频器 | 第63-66页 |
·周期平稳过程 | 第63-64页 |
·转换为周期平稳噪声 | 第64-65页 |
·分频器的相位模型 | 第65-66页 |
·抖动分析(时域) | 第66-75页 |
·抖动的衡量 | 第66-68页 |
·抖动的类型 | 第68-75页 |
·同步抖动 | 第69-70页 |
·提取同步抖动 | 第70-72页 |
·累积抖动 | 第72-73页 |
·提取累积抖动 | 第73-75页 |
·PLL 的抖动 | 第75-79页 |
·包含抖动的PLL 的建模 | 第75-79页 |
·驱动模块建模 | 第75-76页 |
·累积抖动声的行为模型 | 第76-79页 |
·仿真与分析 | 第79-84页 |
第五章 结论与展望 | 第84-86页 |
·本文工作总结 | 第84-85页 |
·未来工作展望 | 第85-86页 |
附录 | 第86-93页 |
(1) PFD 行为模型Verilog-A 代码 | 第86页 |
(2) CP_LPF 行为模型Verilog-A 代码 | 第86-87页 |
(3) VCO 行为模型Verilog-A 代码 | 第87-88页 |
(4) FD 行为模型Verilog-A 代码 | 第88页 |
(5) PLL-FS 在相位域的模型 | 第88页 |
(6) OSC 相位噪声模型 | 第88-89页 |
(7) VCO 相位噪声模型 | 第89页 |
(8) LP 的相位噪声模型 | 第89页 |
(9) PFD/CP 的相位噪声模型 | 第89页 |
(10) FD 的相位噪声模型 | 第89页 |
(11) 包含调相抖动的FD 的行为级模型 | 第89-90页 |
(12) 包含相位调制抖动的PFD/CP 的行为级模型 | 第90页 |
(13) 固定频率的OSC 含调频抖动的模型 | 第90页 |
(14) 含频率调制抖动的VCO 行为级模型 | 第90-91页 |
(15) 包含累积及同步抖动的固定频率OSC 的行为模型 | 第91页 |
(16) VCO 和FD 行为级模型 | 第91-92页 |
(17) 仿真的网表文件 | 第92-93页 |
参考文献 | 第93-96页 |
致谢 | 第96-97页 |
作者攻读硕士学位期间发表的论文 | 第97页 |