π/4-DQPSK基带差分解调技术研究及数据传输实现
| 摘 要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 绪论 | 第8-13页 |
| ·Π/4-DQPSK 调制技术介绍 | 第9-10页 |
| ·Π/4-DQPSK 调制技术特点 | 第10-11页 |
| ·研究背景及本人所做工作 | 第11-13页 |
| 第二章 Π/4-DQPSK 信号调制 | 第13-26页 |
| ·Π/4-DQPSK 信号调制原理 | 第13-15页 |
| ·串并转换 | 第15页 |
| ·差分相位编码 | 第15-17页 |
| ·成形滤波器 | 第17-23页 |
| ·正交载波调制模块 | 第23-26页 |
| 第三章 Π/4-DQPSK 信号解调 | 第26-50页 |
| ·常用解调方法 | 第26-27页 |
| ·Π/4-DQPSK 信号基带差分解调原理 | 第27-29页 |
| ·正交载波解调 | 第29-30页 |
| ·位同步原理及实现 | 第30-48页 |
| ·同步定时误差计算 | 第32-36页 |
| ·内插器原理及实现 | 第36-38页 |
| ·时钟误差提取模块实现 | 第38-39页 |
| ·环路滤波器模块实现 | 第39-41页 |
| ·控制器模块实现 | 第41-45页 |
| ·防失锁模块原理及实现 | 第45-46页 |
| ·同步跟踪过程观察 | 第46-48页 |
| ·差分解码及并串转换电路 | 第48页 |
| ·系统联调仿真 | 第48-50页 |
| 第四章 硬件电路实现 | 第50-61页 |
| ·硬件实现方案 | 第50页 |
| ·主要芯片选择 | 第50-54页 |
| ·FPGA 系统PCB 板设计 | 第54-55页 |
| ·D/A 转换的PCB 板设计 | 第55-56页 |
| ·A/D 转换的PCB 板设计 | 第56-57页 |
| ·系统调试 | 第57-61页 |
| 第五章 总结与下一步工作建议 | 第61-62页 |
| ·全文总结 | 第61页 |
| ·下一步工作建议 | 第61-62页 |
| 参考文献 | 第62-64页 |
| 致谢 | 第64-65页 |
| 个人简历 | 第65页 |
| 作者撰写的论文 | 第65页 |