首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

物联网射频SoC的设计--CMOS 2.4GHz频率综合器的设计

致谢第1-6页
中文摘要第6-7页
ABSTRACT第7-8页
第8-12页
1 引言第12-20页
   ·研究背景第12页
   ·无线收发模块第12-13页
   ·频率综合器概述第13-15页
     ·频率综合器结构及基本工作原理第13页
     ·整数频率综合器第13-14页
     ·小数频率综合器第14-15页
   ·频率综合器的应用第15-18页
     ·在通信系统中的应用第15-17页
     ·在数字电路中的应用第17-18页
   ·频率综合器的参数指标第18页
   ·论文工作安排第18-20页
2 频率综合器行为级设计与环路参数的计算第20-34页
   ·频率综合器的模块单元第20-24页
     ·压控振荡器模块第20-21页
     ·鉴频鉴相器和电荷泵模块第21-23页
     ·环路滤波器和分频器模块第23-24页
   ·锁相环频率综合器的频率响应和带宽第24-28页
   ·锁相环频率综合器的环路参数设计第28-30页
   ·锁相环频率综合器Verilog-A电压域模型及仿真第30-31页
   ·锁相环频率综合器噪声分析第31-34页
     ·VCO噪声第31-32页
     ·晶体振荡器噪声第32页
     ·分频器噪声第32页
     ·鉴频鉴相器噪声第32-33页
     ·电荷泵噪声第33页
     ·环路滤波器噪声第33-34页
3 锁相环频率综合器的电路级设计第34-70页
   ·压控振荡器第34-42页
     ·LC负阻振荡器第34-35页
     ·振荡器参数模型第35-40页
     ·VCO整体电路设计及仿真第40-42页
   ·鉴频鉴相器第42-45页
   ·电荷泵第45-53页
     ·基本的电荷泵第45-46页
     ·电荷泵的非理想效应第46-49页
     ·电荷泵的电路级设计与仿真第49-51页
     ·轨到轨运算放大器第51-53页
   ·环路滤波器第53-54页
   ·分频器第54-64页
     ·整数分频器第54-59页
     ·小数分频器第59-64页
   ·自偏置电流源第64-65页
   ·频率综合器整体结构仿真第65-70页
4 锁相环频率综合器中VCO的优化第70-76页
   ·振荡幅度分析第70-72页
   ·滤波技术第72-75页
     ·电流源的作用第72-74页
     ·噪声滤波电路第74-75页
   ·1/f噪声优化第75-76页
5 锁相环频率综合器的版图设计及后仿真第76-84页
   ·版图设计第76-80页
     ·VCO版图设计第76-77页
     ·分频器(部分)、电荷泵与鉴频鉴相器的版图设计第77-78页
     ·分频器数字部分的版图设计第78-80页
     ·总体版图设计第80页
   ·后仿真第80-84页
6 结论第84-86页
参考文献第86-88页
附录A第88-92页
附录B第92-94页
作者简历第94-98页
学位论文数据集第98页

论文共98页,点击 下载论文
上一篇:人ⅡA型磷脂酶A2的进化和衍生多肽抗菌作用的研究
下一篇:物联网射频SoC设计--CMOS混频器设计