连续和帧突发误码测试仪设计
| 摘要 | 第1-4页 |
| Abstract | 第4-5页 |
| 目录 | 第5-7页 |
| 1 绪论 | 第7-14页 |
| ·研究目的和意义 | 第7-8页 |
| ·误码测试仪一般原理 | 第8-10页 |
| ·本设计主要解决的问题 | 第10-13页 |
| ·章节安排 | 第13-14页 |
| 2 系统总体架构与设计方案 | 第14-19页 |
| ·LINUX嵌入式技术 | 第14页 |
| ·FPGA芯片选型 | 第14-17页 |
| ·FPGA技术与特点 | 第15页 |
| ·Altera低成本FPGA | 第15-17页 |
| ·系统总体架构 | 第17-19页 |
| ·电源设计 | 第17页 |
| ·交互设计 | 第17-18页 |
| ·FPGA系统设计 | 第18-19页 |
| 3 误码测试仪硬件系统开发 | 第19-32页 |
| ·FPGA电路板硬件设计 | 第19-29页 |
| ·电源模块原理图 | 第19-20页 |
| ·FPGA系统原理图 | 第20-24页 |
| ·测试接口和PC104总线接口 | 第24-26页 |
| ·FPGA电路板PCB设计 | 第26-29页 |
| ·ARM8019工业开发板介绍 | 第29-32页 |
| ·硬件特性 | 第30页 |
| ·主要外围设备接口 | 第30-31页 |
| ·软件特性 | 第31-32页 |
| 4 FPGA底层软件开发与实现 | 第32-54页 |
| ·FPGA底层总体结构 | 第32-33页 |
| ·控制寄存器模块 | 第33-35页 |
| ·时钟模块 | 第35-37页 |
| ·发送端设计 | 第37-45页 |
| ·发端测试数据的时序 | 第37-39页 |
| ·随机间隔产生模块 | 第39-41页 |
| ·测试数据产生模块 | 第41-43页 |
| ·误码插入模块 | 第43-45页 |
| ·接收端同步设计 | 第45-50页 |
| ·连续同步模块 | 第45-48页 |
| ·突发同步模块 | 第48-50页 |
| ·误码比较统计模块 | 第50-51页 |
| ·FPGA引脚分配 | 第51-53页 |
| ·EP2C20Q240C8 I/O管脚 | 第51-52页 |
| ·Quartus Ⅱ软件管脚分配 | 第52-53页 |
| ·FPGA程序配置 | 第53-54页 |
| 5 显示控制应用程序开发 | 第54-60页 |
| ·搭建开发环境 | 第54页 |
| ·GUI界面开发 | 第54-57页 |
| ·上位机程序控制流程 | 第57-60页 |
| 6 总结 | 第60-63页 |
| ·本误码测试仪测试方法 | 第60-62页 |
| ·误码仪设计总结 | 第62-63页 |
| 致谢 | 第63-64页 |
| 参考文献 | 第64-66页 |