致谢 | 第5-6页 |
摘要 | 第6-7页 |
Abstract | 第7-8页 |
1 绪论 | 第14-20页 |
1.1 论文研究背景 | 第14-16页 |
1.2 板上集成母线变流器的研究现状 | 第16-19页 |
1.2.1 高频下开关器件的损耗问题 | 第17-18页 |
1.2.2 低压大电流下的变压器效率与功率密度的优化 | 第18-19页 |
1.3 本文主要研究内容 | 第19-20页 |
2 高效高功率密度SRC DCX的原边开关管与死区时间设计 | 第20-37页 |
2.1 SRC DCX中原边开关器件的导通损耗模型分析 | 第20-26页 |
2.1.1 SRC工作原理介绍 | 第20-22页 |
2.1.2 SRC中原边开关管的导通损耗分析 | 第22-26页 |
2.2 原边开关管导通损耗优化与参数设计 | 第26-31页 |
2.2.1 原边开关管导通损耗优化 | 第26-28页 |
2.2.2 死区时间t_d的设计 | 第28-31页 |
2.3 基于低NFoM器件的电路设计 | 第31-33页 |
2.3.1 低NFoM器件的导通损耗模型 | 第31-32页 |
2.3.2 低NFoM器件下死区时间t_d的设计 | 第32-33页 |
2.4 原边开关管导通损耗模型的补充 | 第33-35页 |
2.5 本章小结 | 第35-37页 |
3 变压器设计与电路设计 | 第37-65页 |
3.1 高频下低压大电流输出的变压器设计 | 第37-46页 |
3.1.1 磁材料与磁芯型号选择 | 第37-38页 |
3.1.2 变压器参数设计 | 第38-46页 |
3.2 电路原边拓扑设计 | 第46-48页 |
3.3 副边同步整流设计 | 第48-52页 |
3.4 ISOP电路控制策略 | 第52-55页 |
3.5 实验验证 | 第55-64页 |
3.6 本章小结 | 第64-65页 |
4 总结与展望 | 第65-67页 |
参考文献 | 第67-70页 |
作者简历及在学期间所取得的科研成果 | 第70页 |