摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第9-13页 |
1.1 研究背景与意义 | 第9-10页 |
1.2 国内外研究现状及发展趋势 | 第10-11页 |
1.3 课题任务与本文主要工作 | 第11-13页 |
第二章 硬件系统总体方案设计 | 第13-22页 |
2.1 数据采集模块硬件总体方案设计 | 第13-14页 |
2.2 功能电路设计方案 | 第14-22页 |
2.2.1 信号调理通道设计方案 | 第14-15页 |
2.2.2 数据采集控制与存储电路设计方案 | 第15-18页 |
2.2.3 任意波形发生器设计方案 | 第18-19页 |
2.2.4 USB3.0 接口电路设计方案 | 第19-22页 |
第三章 数据采集控制与任意波形发生电路设计 | 第22-36页 |
3.1 信号调理通道设计 | 第22页 |
3.2 控制电路设计 | 第22-25页 |
3.2.1 调理通道控制电路设计 | 第22-23页 |
3.2.2 采集控制电路设计 | 第23-24页 |
3.2.3 存储控制电路设计 | 第24-25页 |
3.3 FPGA其他功能模块设计 | 第25-31页 |
3.3.1 时基电路 | 第25-27页 |
3.3.2 峰值检测电路 | 第27-28页 |
3.3.3 数字触发电路 | 第28-30页 |
3.3.4 扫描电路设计 | 第30-31页 |
3.4 任意波形发生电路设计 | 第31-36页 |
3.4.1 波形产生的FPGA设计 | 第31-33页 |
3.4.2 输出信号调理通道设计 | 第33-36页 |
第四章 USB3.0 接口设计与实现 | 第36-49页 |
4.1 接.硬件电路设计 | 第36-40页 |
4.2 USB3.0 超高速PCB | 第40-41页 |
4.3 USB3.0 配置模式对比及模式选择 | 第41-43页 |
4.3.1 SLAVE FIFO模式 | 第41-42页 |
4.3.2 GPIF主控模式 | 第42-43页 |
4.4 FPGA与USB3.0 接.的设计 | 第43-49页 |
第五章 GPIF II DESIGNER设计 | 第49-63页 |
5.1 GPIF II DESIGNER概述 | 第49-50页 |
5.2 GPIF II DESIGNER设计 | 第50-56页 |
5.2.1 接口定义 | 第50-51页 |
5.2.2 DMA架构 | 第51-54页 |
5.2.3 状态机的设计 | 第54页 |
5.2.4 设计中使用的GPIF II ACTIONS和EVENTS | 第54-56页 |
5.3 GPIF II DESIGNER主控模式状态机设计与实现 | 第56-59页 |
5.3.1 读状态机的设计与实现 | 第57-58页 |
5.3.2 写状态机的设计与实现 | 第58-59页 |
5.4 固件程序的使用 | 第59-63页 |
第六章 硬件系统的调试及测试 | 第63-68页 |
6.1 电源模块 | 第63页 |
6.2 模拟通道 | 第63-64页 |
6.3 ADC调试 | 第64页 |
6.4 FPGA调试 | 第64页 |
6.5 任意波形发生器 | 第64-65页 |
6.6 USB3.0 接口调试 | 第65页 |
6.7 测试结果 | 第65-68页 |
第七章 结论与展望 | 第68-69页 |
致谢 | 第69-70页 |
参考文献 | 第70-71页 |
攻硕期间取得的研究成果 | 第71-72页 |
附录 | 第72-74页 |