摘要 | 第3-4页 |
Abstract | 第4页 |
第一章 绪论 | 第7-13页 |
1.1 现代测控通信技术的研究现状 | 第7-9页 |
1.2 数字调制解调技术的发展现状 | 第9-11页 |
1.3 国内外调制解调技术的发展现状 | 第11页 |
1.4 论文的主要工作及内容安排 | 第11-13页 |
第二章 QPSK数字解调技术设计原理及实现方案 | 第13-31页 |
2.1 QPSK 数字调制原理及调制信号产生 | 第13-15页 |
2.1.1 QPSK 数字调制原理 | 第13-14页 |
2.1.2 QPSK 调制信号产生 | 第14-15页 |
2.2 QPSK 数字解调技术设计原理及实现方案 | 第15-30页 |
2.2.1 QPSK 数字解调电路组成 | 第16-18页 |
2.2.2 数字下变频设计原理及实现方案 | 第18-19页 |
2.2.3 匹配滤波器设计原理及实现方案 | 第19-20页 |
2.2.4 基于 FFT 的载波大频偏校正设计原理及实现方案 | 第20-21页 |
2.2.5 载波同步环设计原理及实现方案 | 第21-24页 |
2.2.6 并行载波同步环设计原理及实现方案 | 第24-26页 |
2.2.7 位同步环设计原理及实现方案 | 第26-30页 |
2.3 本章小结 | 第30-31页 |
第三章 QPSK数字解调关键技术模块的FPGA设计与实现 | 第31-55页 |
3.1 基于 FPGA 的数字电路开发基本原理 | 第31-33页 |
3.1.1 FPGA 芯片内部资源 | 第31-33页 |
3.1.2 基于 FPGA 的数字电路设计 | 第33页 |
3.2 QPSK 数字调制电路的 FPGA 设计与实现 | 第33-37页 |
3.2.1 码元变换电路 | 第34-35页 |
3.2.2 成型滤波电路 | 第35-36页 |
3.2.3 数字混频及相加电路 | 第36-37页 |
3.3 数字下变频电路的 FPGA 设计与实现 | 第37-40页 |
3.3.1 数控振荡器及混频电路 | 第38-39页 |
3.3.2 低通滤波器 | 第39-40页 |
3.3.3 匹配滤波器 | 第40页 |
3.4 载波同步环路的 FPGA 设计与实现 | 第40-47页 |
3.4.1 数字鉴相器 | 第41-42页 |
3.4.2 环路滤波器 | 第42-46页 |
3.4.3 并行载波同步环路 | 第46-47页 |
3.5 位同步环路的 FPGA 设计与实现 | 第47-54页 |
3.5.1 插值滤波器 | 第47-50页 |
3.5.2 定时误差检测模块 | 第50-52页 |
3.5.3 环路滤波器 | 第52-53页 |
3.5.4 内插控制器 | 第53-54页 |
3.6 本章小结 | 第54-55页 |
第四章 QPSK数字解调器功能及性能测试 | 第55-65页 |
4.1 QPSK 数字解调器系统硬件测试平台 | 第55-56页 |
4.2 载波捕获带宽及误码率性能测试 | 第56-60页 |
4.3 位同步同步带宽及误码率性能测试 | 第60-64页 |
4.4 数字解调器系统误码率测试 | 第64页 |
4.5 本章小结 | 第64-65页 |
第五章 总结与展望 | 第65-67页 |
致谢 | 第67-69页 |
参考文献 | 第69-73页 |
作者在读期间研究成果 | 第73-75页 |
附录A | 第75-76页 |