| Abstract | 第1-5页 |
| 摘要 | 第5-6页 |
| Content | 第6-9页 |
| List of Abbreviations | 第9-11页 |
| List of Figures | 第11-14页 |
| List of Tables | 第14-15页 |
| Chapter 1 Introduction | 第15-20页 |
| ·Motivation of the Thesis | 第15页 |
| ·Applications and Research Background | 第15-18页 |
| ·1000 Base-T | 第16页 |
| ·Hard-Disk Driver | 第16-17页 |
| ·LCD Monitor Driver | 第17页 |
| ·Digital Oscillograph | 第17-18页 |
| ·UWB System | 第18页 |
| ·ADCs for UWB System | 第18-19页 |
| ·Research Development Nowadays | 第19页 |
| ·Basic Research Work for This Thesis | 第19-20页 |
| Chapter 2 Analog-to-digital Converter Overview | 第20-34页 |
| ·Definition of ADC Parameters | 第20-21页 |
| ·Nyquist Sampling and Oversampling | 第21-22页 |
| ·Parameters of ADC Performance | 第22-27页 |
| ·ADC Static Parameters | 第23-24页 |
| ·ADC Dynamic Parameters | 第24-27页 |
| ·Structural Classification of High-speed ADCs | 第27-32页 |
| ·Flash ADC | 第27-28页 |
| ·Two-step ADC | 第28-29页 |
| ·Pipelined ADC | 第29-30页 |
| ·Folding and Interpolating ADC | 第30-31页 |
| ·Time-Interleaved ADC | 第31-32页 |
| ·Determination of ADC Structure | 第32-34页 |
| ·Design Specifications | 第32页 |
| ·Structure Determination | 第32-34页 |
| Chapter 3 System Design | 第34-63页 |
| ·Analysis of Design Feasibility | 第34-36页 |
| ·Design Difficulties | 第34-35页 |
| ·Design Feasibility | 第35-36页 |
| ·System Parameters Planning | 第36-38页 |
| ·Sub-Circuit Structures | 第38-58页 |
| ·Single Front-End Sample-and-Hold Circuit | 第38-40页 |
| ·Buffer Stage | 第40-41页 |
| ·Folding Circuit | 第41-46页 |
| ·Pipelined Sampling Switch | 第46-48页 |
| ·Averaging Circuit | 第48-51页 |
| ·Interpolating Circuit | 第51-54页 |
| ·Encoding Circuit | 第54-58页 |
| ·Gain,Cascaded Stages and Low Power | 第58-59页 |
| ·System Architecture and Timing | 第59-63页 |
| Chapter 4 Circuit Level Design | 第63-88页 |
| ·Non-Ideal Factors in the System | 第63-68页 |
| ·The Reference Ladder | 第63-65页 |
| ·Aperture Time Uncertainty | 第65-67页 |
| ·Gain Error | 第67-68页 |
| ·Circuit Parameter Design | 第68-85页 |
| ·Sample-and-Hold Circuit | 第68-73页 |
| ·Pre-Amplifier | 第73-74页 |
| ·Folding Circuit | 第74-77页 |
| ·Interpolation Circuit | 第77-78页 |
| ·Offset Averaging Circuit and the Pipelined Sampling Switch | 第78-81页 |
| ·Compaurator | 第81-83页 |
| ·Other Circuits | 第83-85页 |
| ·Circuit Simulation | 第85-88页 |
| Chapter 5 Chip Physical Implementation | 第88-111页 |
| ·Layout Design | 第88-95页 |
| ·The Layout Distribution | 第88-90页 |
| ·Layout Matching | 第90-92页 |
| ·Layout Wiring | 第92-94页 |
| ·Layout Optimization | 第94-95页 |
| ·Prototype of the Chip | 第95-97页 |
| ·Chip Testing | 第97-111页 |
| ·Testing Platform | 第97-98页 |
| ·Testing Scheme | 第98页 |
| ·High-Speed PCB Design | 第98-102页 |
| ·ADC Testing Results | 第102-109页 |
| ·Analysis of the Testing Results | 第109-111页 |
| Chapter 6 Conclusion and Future Work | 第111-113页 |
| ·Conclusion | 第111-112页 |
| ·Future work | 第112-113页 |
| Bibliography | 第113-117页 |
| Acknowledgements | 第117-119页 |