FPGA中布局布线后仿真的实现算法
摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-7页 |
第一章 绪论 | 第7-11页 |
·引言 | 第7-8页 |
·课题来源 | 第8页 |
·研究背景和研究意义 | 第8-10页 |
·论文内容及章节安排 | 第10-11页 |
第二章 FPGA结构及在布局布线中的建模 | 第11-23页 |
·FPGA基本结构 | 第11-16页 |
·逻辑模块 | 第12-14页 |
·I/O模块 | 第14页 |
·连资源 | 第14-16页 |
·FPGA结构参数化建模方法 | 第16-21页 |
·逻辑模块建模 | 第17-18页 |
·I/O模块建模 | 第18-19页 |
·互连资源建模 | 第19页 |
·建模中的延时信息 | 第19-21页 |
·本章小结 | 第21-23页 |
第三章 布局布线后的时序分析 | 第23-39页 |
·布局布线后的时序信息 | 第24-27页 |
·时序图 | 第27-31页 |
·时序图结构 | 第27-28页 |
·创建时序图 | 第28-30页 |
·时序图的层次性 | 第30-31页 |
·时序分析的算法 | 第31-36页 |
·可达节点延时计算 | 第31-34页 |
·关键路径时序分析 | 第34-36页 |
·实验结果 | 第36-38页 |
·本章小结 | 第38-39页 |
第四章 布局布线后仿真 | 第39-55页 |
·FPGA仿真简介 | 第39-40页 |
·前仿真回顾 | 第40-43页 |
·前仿真实现方案 | 第40-41页 |
·相关文件格式介绍 | 第41-43页 |
·后仿真设计及实现 | 第43-53页 |
·后仿真总体设计 | 第44-47页 |
·核心算法介绍 | 第47-49页 |
·补充 | 第49-53页 |
·实验结果 | 第53-54页 |
·本章小结 | 第54-55页 |
第五章 结论与展望 | 第55-57页 |
·本文总结 | 第55页 |
·前景展望 | 第55-57页 |
致谢 | 第57-59页 |
参考文献 | 第59-61页 |
作者在读期间研究成果 | 第61-63页 |
附录A 论文中相关文件 | 第63-66页 |