首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--频率合成技术、频率合成器论文

全数字频率综合器的研究和设计

摘要第3-4页
Abstract第4-5页
第一章 引言第9-11页
    1.1 课题背景第9页
    1.2 论文的主要工作和创新第9-10页
    1.3 论文的组织安排第10-11页
第二章 全数字频率综合器概述第11-27页
    2.1 频率综合技术第11-13页
    2.2 全数字频率综合器第13-15页
    2.3 频率综合器性能指标第15-18页
        2.3.1 相位噪声第15-17页
        2.3.2 频谱杂散第17页
        2.3.3 锁定时间第17页
        2.3.4 输出范围和频率精度第17页
        2.3.5 功耗第17页
        2.3.6 面积第17页
        2.3.7 移植性第17-18页
    2.4 时间数字转换器第18-24页
        2.4.1 基于延时链的TDC第18-19页
        2.4.2 基于环形延时链的TDC第19-20页
        2.4.3 Vernier TDC第20-22页
        2.4.4 Pulse-Shrinking TDC第22-23页
        2.4.5 基于门控环形振荡器的TDC第23-24页
    2.5 数控振荡器第24-27页
        2.5.1 振荡频率的数字控制第24-25页
        2.5.2 深亚微米下的可变电容第25-27页
第三章 系统架构设计及系统建模第27-47页
    3.1 设计指标第27页
    3.2 系统架构设计第27-31页
        3.2.1 系统各模块功能描述第28-29页
        3.2.2 系统锁定过程第29-31页
    3.3 系统频域建模及环路参数设计第31-40页
        3.3.1 系统传递函数第31-32页
        3.3.2 环路参数设计第32-37页
        3.3.3 系统噪声分析第37-40页
    3.4 系统时域模型第40-47页
        3.4.1 DCO时域模型第40-44页
        3.4.2 FCW Accumulator时域模型第44页
        3.4.3 Phase Detection时域模型第44页
        3.4.4 Loop Filter时域模型第44页
        3.4.5 整个系统的时域模型仿真结果第44-47页
第四章 关键电路模块的研究与设计第47-68页
    4.1 Phase Detection模块设计第47-59页
        4.1.1 Spurious Free Time-to-Digital Conversion第47-48页
        4.1.2 Meta-stability Free Phase Detection第48-54页
        4.1.3 Multi-path GRO Based TDC第54-58页
        4.1.4 Asynchronous High Speed Counter第58-59页
    4.2 数字处理和控制部分电路设计第59-62页
        4.2.1 FCW Accumulator第60页
        4.2.2 Normalization第60-61页
        4.2.3 Arbiter第61页
        4.2.4 φ_e Adder第61页
        4.2.5 Lock Process Monitor第61页
        4.2.6 Adaptive Loop Filter第61-62页
        4.2.7 DCO Interface第62页
    4.3 DCO及其外围电路的设计第62-68页
        4.3.1 Digitally Controlled Oscillator第63-65页
        4.3.2 DCO控制字选择电路第65页
        4.3.3 DCO控制字重定时电路第65页
        4.3.4 DCO Buffer第65页
        4.3.5 Prescaler第65-66页
        4.3.6 ∑△ Modulator第66-68页
第五章 芯片实现与测试验证第68-81页
    5.1 TDC的测试验证第68-73页
        5.1.1 测试环境第68-69页
        5.1.2 测试结果第69-72页
        5.1.3 总结第72-73页
    5.2 DCO及整个系统的测试验证第73-81页
        5.2.1 测试环境第73-75页
        5.2.2 DCO测试结果第75-78页
        5.2.3 全数字频率综合器系统测试结果第78-81页
第六章 总结与展望第81-83页
    6.1 工作总结第81页
    6.2 未来展望第81-83页
参考文献第83-87页
致谢第87-88页

论文共88页,点击 下载论文
上一篇:基于FPGA的微弱信号检测的算法研究与实现
下一篇:印制电路板化镍沉金浸润不良和化镍化钯沉金键合不良的失效分析