摘要 | 第2-3页 |
ABSTRACT | 第3-4页 |
1 引言 | 第11-13页 |
1.1 课题研究背景及意义 | 第11页 |
1.2 国内外研究现状 | 第11-12页 |
1.3 本文的研究目的和主要工作 | 第12页 |
1.4 本文的组织结构 | 第12-13页 |
2 嵌入式系统体系架构 | 第13-17页 |
2.1 嵌入式系统概述 | 第13-14页 |
2.1.1 嵌入式系统的特征 | 第13页 |
2.1.2 嵌入式系统的结构 | 第13-14页 |
2.1.3 嵌入式系统的应用领域 | 第14页 |
2.2 嵌入式处理器 | 第14-15页 |
2.2.1 PowerPC 处理器 | 第14-15页 |
2.2.2 其他嵌入式处理器 | 第15页 |
2.3 总线概述 | 第15-16页 |
2.4 总结 | 第16-17页 |
3 通用高性能嵌入式计算机设计基础 | 第17-34页 |
3.1 开放式模块化研究设计 | 第17-22页 |
3.1.1 VME 总线 | 第17-18页 |
3.1.2 CPCI 总线 | 第18-20页 |
3.1.3 总线选择 | 第20-22页 |
3.2 低功耗设计 | 第22-23页 |
3.2.1 芯片选择 | 第22页 |
3.2.2 优化设计 | 第22-23页 |
3.3 高速系统设计 | 第23-32页 |
3.3.1 反射振铃原理和改善措施 | 第25-28页 |
3.3.2 串扰原理和改善措施 | 第28-30页 |
3.3.3 地弹原理和改善措施 | 第30-32页 |
3.4 底层软件开发 | 第32-33页 |
3.5 总结 | 第33-34页 |
4 系统硬件平台设计实现 | 第34-52页 |
4.1 系统硬件设计 | 第34-36页 |
4.2 主要器件说明 | 第36-43页 |
4.2.1 WED3C7410E16M 处理器 | 第36-38页 |
4.2.2 GT-64260B 系统控制器 | 第38-39页 |
4.2.3 WEDCW364M72V 内存 | 第39-41页 |
4.2.4 EPM7512 可编程逻辑器件 | 第41页 |
4.2.5 PCI6254 双模式通用PCI-PCI 桥 | 第41-42页 |
4.2.6 SG2010 PCI-StarFabric 桥 | 第42-43页 |
4.3 模块的逻辑设计实现 | 第43-50页 |
4.3.1 GT-64260B 接口的设计 | 第43-46页 |
4.3.2 CPLD 设计 | 第46-47页 |
4.3.3 时钟设计 | 第47-48页 |
4.3.4 内部电源设计 | 第48-50页 |
4.4 系统资源说明 | 第50-51页 |
4.4.1 PCI 总线硬件资源分配 | 第50页 |
4.4.2 内存地址空间分配 | 第50-51页 |
4.5 总结 | 第51-52页 |
5 系统硬件测试 | 第52-61页 |
5.1 系统硬件测试总体设计 | 第52-55页 |
5.1.1 系统硬件测试架构 | 第52-54页 |
5.1.2 系统硬件测试环境 | 第54-55页 |
5.2 系统硬件功能测试 | 第55-59页 |
5.2.1 系统硬件功能测试说明 | 第55-56页 |
5.2.2 功能测试结果 | 第56-59页 |
5.3 StarFabric 高速总线性能测试 | 第59-60页 |
5.3.1 高速总线性能测试说明 | 第59-60页 |
5.3.2 性能测试结果 | 第60页 |
5.4 总结 | 第60-61页 |
6 结束语 | 第61-62页 |
参考文献 | 第62-64页 |
致谢 | 第64-65页 |
攻读学位期间发表的学术论文 | 第65-66页 |
上海交通大学学位论文答辩决议书 | 第66-68页 |