LDPC码的构造、解码算法研究及硬件实现
| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 1 绪论 | 第8-13页 |
| ·本论文研究的意义 | 第8页 |
| ·信道编码与香农定理 | 第8-10页 |
| ·LDPC码简介 | 第10-11页 |
| ·LDPC码的研究现状 | 第11-12页 |
| ·本论文的主要内容 | 第12页 |
| ·本论文的章节安排 | 第12-13页 |
| 2 LDPC码理论基础 | 第13-31页 |
| ·线性分组码基础 | 第13-14页 |
| ·LDPC码定义与Tanner图表示 | 第14-16页 |
| ·正则与非正则LDPC码 | 第16-17页 |
| ·编码算法 | 第17-18页 |
| ·传统编码算法 | 第17页 |
| ·快速编码算法 | 第17-18页 |
| ·解码算法 | 第18-21页 |
| ·比特翻转算法 | 第18页 |
| ·BP算法 | 第18-20页 |
| ·最小和算法 | 第20-21页 |
| ·两种改进的最小和算法 | 第21页 |
| ·密度进化理论 | 第21-22页 |
| ·LDPC码构造方法 | 第22-31页 |
| ·Gallager的构造方法 | 第23页 |
| ·Mackay的构造方法 | 第23-24页 |
| ·PEG构造方法 | 第24-28页 |
| ·有限几何构造法 | 第28-29页 |
| ·组合设计方法 | 第29-31页 |
| 3 LDPC码的构造与解码算法研究 | 第31-40页 |
| ·基于PEG算法的QC-LDPC码构造方法 | 第31-33页 |
| ·下三角&双对角结构的LDPC码 | 第33-35页 |
| ·校验矩阵构造 | 第35-37页 |
| ·最小距离仙计 | 第37-38页 |
| ·分段归一化最小和算法 | 第38-40页 |
| 4 性能分析与仿真 | 第40-44页 |
| ·编码速度与实现复杂度分析 | 第40页 |
| ·解码 | 第40-44页 |
| ·本文构造的LDPC码性能仿真 | 第40-41页 |
| ·两种改进的MS算法性能仿真 | 第41-42页 |
| ·SNMS算法性能仿真 | 第42-44页 |
| 5 硬件实现 | 第44-55页 |
| ·编码 | 第44-48页 |
| ·解码 | 第48-55页 |
| 结论 | 第55-56页 |
| 参考文献 | 第56-59页 |
| 攻读硕士学位期间发表学术论文情况 | 第59-60页 |
| 致谢 | 第60-61页 |