摘要 | 第5-6页 |
ABSTRACT | 第6页 |
符号对照表 | 第10-11页 |
缩略语对照表 | 第11-14页 |
第一章 绪论 | 第14-20页 |
1.1 课题相关背景 | 第14-16页 |
1.1.1 视频和音频的采样和量化 | 第14-15页 |
1.1.2 颜色空间 | 第15-16页 |
1.2 选题研究现状 | 第16-17页 |
1.3 本文研究内容、创新点和章节安排 | 第17-20页 |
1.3.1 本文主要内容 | 第17页 |
1.3.2 本文创新点 | 第17-18页 |
1.3.3 论文的章节安排 | 第18-20页 |
第二章 音视频数据采集系统方案设计 | 第20-30页 |
2.1 Davinci处理器TMS320DM365 | 第20-22页 |
2.1.1 Davinci技术要素 | 第20-21页 |
2.1.2 TMS320DM365主要特点 | 第21-22页 |
2.2 FPGA逻辑器件EP3C80F484 | 第22-24页 |
2.2.1 EP3C80F484主要特点 | 第22-23页 |
2.2.2 FPGA开发流程 | 第23-24页 |
2.3 视频压缩基本原理 | 第24-27页 |
2.4 音视频压缩编码传输方案设计 | 第27-29页 |
2.5 本章小结 | 第29-30页 |
第三章 音视频数据采集接口电路设计 | 第30-56页 |
3.1 存储器EMIF接口设计 | 第30-31页 |
3.2 压缩数据双级缓存器设计 | 第31-37页 |
3.2.1 存储器简介 | 第31页 |
3.2.2 存储器选择 | 第31-34页 |
3.2.3 类FIFO存储器设计 | 第34-35页 |
3.2.4 类RAM存储器设计 | 第35页 |
3.2.5 输入、输出数据选择开关设计 | 第35-36页 |
3.2.6 双级缓存器的输出设计 | 第36页 |
3.2.7 本设计中双级缓存器特点 | 第36-37页 |
3.3 广播时间存储器SPI接口设计 | 第37-39页 |
3.4 PCI总线接口设计 | 第39-43页 |
3.4.1 IP核介绍 | 第39-40页 |
3.4.2 PCI系统结构 | 第40-42页 |
3.4.3 PCI拓扑结构 | 第42-43页 |
3.5 PCI总线接口的具体实现 | 第43-49页 |
3.5.2 功能配置信息缓存器设计 | 第44-47页 |
3.5.3 管道配置信息缓存器设计 | 第47页 |
3.5.4 广播时间缓存器设计 | 第47-49页 |
3.6 电源模块设计 | 第49-55页 |
3.6.1 需要的电源种类 | 第49-50页 |
3.6.2 电源芯片选择 | 第50页 |
3.6.3 DM365主要电源设计 | 第50-52页 |
3.6.4 DM365实时时钟电源设计 | 第52-53页 |
3.6.5 FPGA电源设计 | 第53-55页 |
3.7 本章小结 | 第55-56页 |
第四章 音视频数据采集接口电路仿真实验 | 第56-66页 |
4.1 功能配置信息缓存区仿真 | 第56-59页 |
4.2 管道配置信息缓存区仿真 | 第59-61页 |
4.3 音视频压缩数据双级缓存器仿真 | 第61-63页 |
4.4 广播时间缓存器仿真 | 第63-64页 |
4.5 本章小结 | 第64-66页 |
第五章 总结与展望 | 第66-68页 |
5.1 全文总结 | 第66页 |
5.2 工作展望 | 第66-68页 |
参考文献 | 第68-72页 |
致谢 | 第72-74页 |
作者简介 | 第74-75页 |