一种采用新型时间交织技术ADC的设计
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-15页 |
1.1 研究工作的背景与意义 | 第10-11页 |
1.2 国内外发展现状 | 第11-13页 |
1.3 本论文创新点和结构安排 | 第13-15页 |
第二章 模数转换器的原理和种类 | 第15-26页 |
2.1 模数转换器的原理 | 第15-16页 |
2.2 模数转换器的设计参数 | 第16-18页 |
2.2.1 输入信号带宽 | 第16页 |
2.2.2 采样速率 | 第16-17页 |
2.2.3 精度 | 第17页 |
2.2.4 量化误差 | 第17-18页 |
2.2.5 信噪比(SNR) | 第18页 |
2.2.6 有效位数(ENOB) | 第18页 |
2.2.7 无杂散动态范围 | 第18页 |
2.2.8 微分非线性(DNL) | 第18页 |
2.2.9 积分非线性(INL) | 第18页 |
2.3 模数转换器的分类 | 第18-25页 |
2.3.1 模数转换器结构概述 | 第18-19页 |
2.3.2 全并行ADC | 第19-20页 |
2.3.3 折叠插值ADC | 第20-23页 |
2.3.4 逐次逼近式ADC | 第23-24页 |
2.3.5 流水线ADC | 第24-25页 |
2.3.6 Σ-ΔADC | 第25页 |
2.4 本章小结 | 第25-26页 |
第三章 时间交织型折叠插值ADC | 第26-43页 |
3.1 采样保持电路 | 第26-30页 |
3.1.1 开环结构的采样保持电路 | 第26-27页 |
3.1.2 时间交织结构 | 第27-28页 |
3.1.3 采样开关 | 第28-30页 |
3.2 折叠插值ADC的结构 | 第30-39页 |
3.2.1 预放大器 | 第30-32页 |
3.2.2 折叠插值电路 | 第32-39页 |
3.3 CML输出结构 | 第39-42页 |
3.3.1 接口电路种类 | 第39-41页 |
3.3.2 CML结构 | 第41-42页 |
3.4 时序电路 | 第42页 |
3.5 本章小结 | 第42-43页 |
第四章 时间交织ADC的电路设计与仿真 | 第43-78页 |
4.1 系统结构 | 第43-44页 |
4.2 采样保持电路 | 第44-53页 |
4.2.1 时间交织结构 | 第44-47页 |
4.2.2 栅压自举开关电路 | 第47-50页 |
4.2.3 输入缓冲器 | 第50-52页 |
4.2.4 采样保持电路仿真 | 第52-53页 |
4.3 折叠插值ADC | 第53-70页 |
4.3.1 预放大器的设计 | 第54-57页 |
4.3.2 均值网络 | 第57-59页 |
4.3.3 折叠插值电路的设计 | 第59-62页 |
4.3.4 比较器 | 第62-66页 |
4.3.5 编码电路 | 第66-68页 |
4.3.6 单通道ADC仿真 | 第68-70页 |
4.4 并转串结构 | 第70-73页 |
4.5 时钟电路 | 第73-75页 |
4.6 ADC整体仿真 | 第75-77页 |
4.7 本章小结 | 第77-78页 |
第五章 全文总结与展望 | 第78-79页 |
5.1 全文总结 | 第78页 |
5.2 工作展望 | 第78-79页 |
致谢 | 第79-80页 |
参考文献 | 第80-84页 |