X-DSP一级数据Cache的设计与实现
| 摘要 | 第1-10页 |
| ABSTRACT | 第10-12页 |
| 第一章 绪论 | 第12-20页 |
| ·课题背景与意义 | 第12-13页 |
| ·DSP 发展概述 | 第13-18页 |
| ·DSP 的发展 | 第13-14页 |
| ·DSP 片内存储技术 | 第14-18页 |
| ·课题内容 | 第18页 |
| ·论文的组织结构 | 第18-20页 |
| 第二章 L1D Cache 总体方案设计 | 第20-35页 |
| ·L1D Cache 设计需求 | 第20-23页 |
| ·X-DSP 的存储层次 | 第20-21页 |
| ·L1D Cache 的流水线 | 第21-23页 |
| ·跨边界读写处理机制 | 第23-26页 |
| ·跨边界访问的类型 | 第23-24页 |
| ·跨边界访问的处理 | 第24-26页 |
| ·一致性维护机制 | 第26-29页 |
| ·L1D Cache 支持 L2 侦听操作 | 第27页 |
| ·控制寄存器操作 | 第27-29页 |
| ·存储保护机制 | 第29-30页 |
| ·L1D Cache 设计参数 | 第30-33页 |
| ·L1D Cache 总体结构 | 第33-34页 |
| ·本章小结 | 第34-35页 |
| 第三章 L1D Cache 逻辑设计与实现 | 第35-66页 |
| ·Tag 体和数据体 | 第35-39页 |
| ·Tag 体的选择 | 第35-38页 |
| ·数据体的选择 | 第38-39页 |
| ·访存流水线 | 第39-47页 |
| ·命中与缺失判断 | 第41页 |
| ·访问冲突判断与处理 | 第41-44页 |
| ·数据的接收与处理 | 第44-47页 |
| ·缺失处理流水线 | 第47-55页 |
| ·缺失派发与异常处理 | 第49-51页 |
| ·写缺失缓冲 | 第51-52页 |
| ·读缺失处理 | 第52-54页 |
| ·访问 L2 控制模块 | 第54-55页 |
| ·一致性维护模块 | 第55-62页 |
| ·侦听处理模块 | 第55-58页 |
| ·L1D_Llush 冲洗模块 | 第58-62页 |
| ·存储保护的实现 | 第62-65页 |
| ·本章小结 | 第65-66页 |
| 第四章 L1D Cache 验证及综合 | 第66-80页 |
| ·L1D Cache 功能验证 | 第66-76页 |
| ·模块级验证 | 第66-67页 |
| ·部件级验证 | 第67-75页 |
| ·覆盖率分析 | 第75-76页 |
| ·L1D Cache 逻辑综合 | 第76-79页 |
| ·综合的方法及综合策略 | 第77-79页 |
| ·综合的结果与分析 | 第79页 |
| ·本章小结 | 第79-80页 |
| 第五章 总结及展望 | 第80-82页 |
| ·论文总结 | 第80-81页 |
| ·工作展望 | 第81-82页 |
| 致谢 | 第82-84页 |
| 参考文献 | 第84-88页 |
| 作者在学期间取得的学术成果 | 第88页 |