高速深侵彻过程测试关键技术的研究
| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 1.绪论 | 第10-16页 |
| ·课题研究的背景及意义 | 第10-11页 |
| ·高速深侵彻过程研究的意义 | 第11页 |
| ·弹载存储测试系统 | 第11-15页 |
| ·国外研究性现状 | 第13页 |
| ·国内研究现状 | 第13-15页 |
| ·本论文主要研究内容及安排 | 第15-16页 |
| 2.高速深侵彻过程的信号特征 | 第16-25页 |
| ·侵彻过程分析 | 第16-17页 |
| ·LS-DYNA 仿真基本思想 | 第17页 |
| ·高速深侵彻过程的模型建立 | 第17-20页 |
| ·模拟结果分析 | 第20-23页 |
| ·测试系统方案设定 | 第23-24页 |
| ·本章小结 | 第24-25页 |
| 3.模拟电路设计 | 第25-51页 |
| ·加速度传感器 | 第25-32页 |
| ·压电式加速度传感器 | 第26-30页 |
| ·压阻式加速度传感器 | 第30-32页 |
| ·高速深侵彻测试过程中的传感器选择 | 第32页 |
| ·放大电路与滤波电路先后顺序 | 第32-33页 |
| ·放大电路 | 第33-39页 |
| ·差分放大器分析 | 第36-39页 |
| ·放大电路的设计 | 第39页 |
| ·滤波器 | 第39-49页 |
| ·白噪声与滤波器带宽 | 第40-41页 |
| ·低通滤波器 | 第41-42页 |
| ·滤波器的频响特性与阶数 | 第42-43页 |
| ·有源低通滤波的设计 | 第43-49页 |
| ·电源控制电路 | 第49-50页 |
| ·本章小结 | 第50-51页 |
| 4.数字电路的设计 | 第51-59页 |
| ·存储器 | 第51页 |
| ·弹载测试系统 ADC | 第51-55页 |
| ·中心控制器 | 第55-58页 |
| ·控制器实现的逻辑功能 | 第56-57页 |
| ·防误上电及消抖设计 | 第57页 |
| ·触发信号双阈值设计 | 第57-58页 |
| ·本章小结 | 第58-59页 |
| 5.抗高过载设计 | 第59-65页 |
| ·测试系统壳体设计 | 第59-60页 |
| ·缓冲结构设计 | 第60-64页 |
| ·本章小结 | 第64-65页 |
| 6.实测数据分析 | 第65-71页 |
| ·系统考核 | 第65-67页 |
| ·靶场实弹测试 | 第67-70页 |
| ·本章小结 | 第70-71页 |
| 7.展望与总结 | 第71-73页 |
| ·全文总结 | 第71-72页 |
| ·本文创新点 | 第72页 |
| ·本文的不足和下一步的工作 | 第72-73页 |
| 参考文献 | 第73-77页 |
| 攻读硕士学位期间发表的论文及参与的科研工作 | 第77-78页 |
| 致谢 | 第78-79页 |