适用于音频编解码器的高精度Δ-∑ ADC系统设计
| 致谢 | 第1-7页 |
| 摘要 | 第7-8页 |
| Abstract | 第8-9页 |
| 目录 | 第9-11页 |
| 插图和附表目录 | 第11-14页 |
| 第一章 绪论 | 第14-18页 |
| ·研究背景 | 第14-15页 |
| ·国内外研究现状及发展趋势 | 第15-17页 |
| ·论文结构安排 | 第17-18页 |
| 第二章 △-∑ ADC概述 | 第18-29页 |
| ·主要性能参数 | 第18-20页 |
| ·信号带宽及采样频率 | 第18页 |
| ·分辨率 | 第18-19页 |
| ·精度 | 第19页 |
| ·转换速度 | 第19页 |
| ·动态范围 | 第19页 |
| ·信噪比 | 第19-20页 |
| ·信号量化噪声比 | 第20页 |
| ·信号噪声失真比 | 第20页 |
| ·有效位数 | 第20页 |
| ·△-∑调制器 | 第20-25页 |
| ·过采样和噪声整形 | 第20-22页 |
| ·架构设计 | 第22-25页 |
| ·数字抽取滤波器 | 第25-28页 |
| ·CIC滤波器 | 第26-27页 |
| ·半带滤波器 | 第27-28页 |
| ·本章小结 | 第28-29页 |
| 第三章 △-∑调制器设计实现 | 第29-64页 |
| ·设计指标 | 第29-30页 |
| ·系统建模 | 第30-45页 |
| ·理想模型 | 第30-34页 |
| ·积分器非理想因素理论计算 | 第34-42页 |
| ·完整的非理想模型 | 第42-45页 |
| ·电路设计 | 第45-62页 |
| ·开关电容模型 | 第45-51页 |
| ·运放的设计实现 | 第51-61页 |
| ·仿真结果 | 第61-62页 |
| ·版图及后仿 | 第62-63页 |
| ·本章小结 | 第63-64页 |
| 第四章 数字抽取滤波器设计实现 | 第64-75页 |
| ·设计指标 | 第64-65页 |
| ·系统建模 | 第65-71页 |
| ·CIC滤波器设计 | 第65-67页 |
| ·半带滤波器设计 | 第67-69页 |
| ·仿真结果 | 第69-71页 |
| ·Verilog代码 | 第71-73页 |
| ·后端综合及后仿 | 第73-74页 |
| ·△-∑ADC完整版图 | 第74页 |
| ·本章小结 | 第74-75页 |
| 第五章 总结与展望 | 第75-77页 |
| ·论文总结 | 第75-76页 |
| ·工作展望 | 第76-77页 |
| 参考文献 | 第77-81页 |
| 攻读学位期间科研成果 | 第81页 |