片上系统DCR、OPB总线及相关模块的设计与验证
| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 第一章 绪论 | 第8-12页 |
| ·课题背景 | 第8页 |
| ·CoreConnect 总线在相关领域的应用 | 第8-9页 |
| ·片上系统的现状和发展趋势 | 第9-10页 |
| ·本论文的主要工作 | 第10-12页 |
| 第二章 处理器及 DCR 总线协议 | 第12-24页 |
| ·处理器描述 | 第12-14页 |
| ·处理器特征 | 第12-13页 |
| ·处理器接口 | 第13页 |
| ·处理器和 DCR 的连接关系 | 第13-14页 |
| ·DCR 总线描述 | 第14-21页 |
| ·DCR 总线特征 | 第14-15页 |
| ·DCR 总线信号 | 第15-17页 |
| ·DCR 从设备信号 | 第17-19页 |
| ·DCR 总线拓扑结构 | 第19-21页 |
| ·DCR 总线操作 | 第21-24页 |
| 第三章 片上系统 OPB 总线 | 第24-48页 |
| ·OPB 信号 | 第24-30页 |
| ·仲裁信号 | 第25页 |
| ·总线信号 | 第25-26页 |
| ·数据传输控制信号 | 第26-29页 |
| ·字节使能支持信号(可选的) | 第29-30页 |
| ·OPB 端口 | 第30-32页 |
| ·OPB 主设备端口 | 第30页 |
| ·OPB 从设备端口 | 第30-32页 |
| ·OPB 仲裁端口 | 第32页 |
| ·OPB 总线仲裁 | 第32-36页 |
| ·OPB 总线基础仲裁 | 第32-33页 |
| ·OPB 总线仲裁—连续的总线请求 | 第33-34页 |
| ·OPB 总线仲裁—总线锁信号 | 第34页 |
| ·OPB 多个主设备仲裁 | 第34-35页 |
| ·OPB 总线主设备优先权 | 第35-36页 |
| ·OPB 总线停靠 | 第36页 |
| ·OPB 数据传输协议 | 第36-48页 |
| ·基本数据传输 | 第37页 |
| ·重叠总线仲裁 | 第37-39页 |
| ·连续总线请求 | 第39-40页 |
| ·总线锁操作 | 第40-41页 |
| ·连续的地址信号操作 | 第41-42页 |
| ·从设备重传操作 | 第42-44页 |
| ·OPB 主设备中断 | 第44页 |
| ·总线超时错误 | 第44-48页 |
| 第四章 DCR、OPB 总线相关模块的设计 | 第48-52页 |
| ·系统架构 | 第48-49页 |
| ·模块设计思路 | 第49页 |
| ·PWM 模块功能 | 第49页 |
| ·频率采集器功能 | 第49页 |
| ·光栅编码器的功能 | 第49页 |
| ·模块接口设计 | 第49-52页 |
| ·PWM 接口设计 | 第50页 |
| ·频率采集器接口设计 | 第50-51页 |
| ·光栅编码接口设计 | 第51-52页 |
| 第五章 模块级验证和结果分析 | 第52-70页 |
| ·验证的方法 | 第52-53页 |
| ·验证的重要性 | 第52页 |
| ·SoC 验证方法 | 第52-53页 |
| ·验证方法的选择 | 第53页 |
| ·模块级验证过程 | 第53-64页 |
| ·验证环境与工具 | 第53-54页 |
| ·验证的流程 | 第54页 |
| ·验证平台编写 | 第54-64页 |
| ·验证结果分析 | 第64-70页 |
| ·PWM 的验证结果分析 | 第64-65页 |
| ·频率采集器的验证结果分析 | 第65-67页 |
| ·光栅编码器的验证结果分析 | 第67-70页 |
| 第六章 总结及展望 | 第70-72页 |
| ·主要研究内容及结论 | 第70页 |
| ·展望 | 第70-72页 |
| 参考文献 | 第72-74页 |
| 致谢 | 第74-75页 |