基于嵌入式系统的高速图像识别装置研究
摘要 | 第1-5页 |
Abstract | 第5-8页 |
第1章 引言 | 第8-11页 |
·数字图像处理研究现状 | 第8-9页 |
·数字图像处理技术的研究现状 | 第8页 |
·图像处理硬件平台的研究现状 | 第8-9页 |
·课题研究的意义 | 第9-10页 |
·主要研究内容 | 第10-11页 |
第2章 系统总体方案 | 第11-15页 |
·ARM 和FPGA 的分工 | 第11-13页 |
·ARM 的特性 | 第11-12页 |
·FPGA 的特性 | 第12-13页 |
·ARM 和 FPGA 任务分配 | 第13页 |
·系统硬件平台架构确定 | 第13-14页 |
·小结 | 第14-15页 |
第3章 嵌入式硬件平台的设计 | 第15-27页 |
·图像处理硬件平台确定 | 第15-16页 |
·硬件模块设计 | 第16-25页 |
·FPGA 硬件电路部分设计 | 第16-22页 |
·ARM 硬件电路部分设计 | 第22-25页 |
·系统性能分析 | 第25-26页 |
·小结 | 第26-27页 |
第4章 基于FPGA 的图像处理模块的实现 | 第27-48页 |
·FPGA 内部功能模块总体框架 | 第27-28页 |
·COMS 摄像头交互模块 | 第28-31页 |
·I~2 C 总线介绍及其实现 | 第28-30页 |
·COMS 摄像头驱动模块 | 第30页 |
·COMS 摄像头数据采集模块 | 第30-31页 |
·格式转换模块 | 第31-34页 |
·方形窗的基本原理 | 第31-32页 |
·格式转换的实现 | 第32-33页 |
·验证结果 | 第33-34页 |
·灰度转换模块 | 第34-35页 |
·灰度转换原理 | 第34-35页 |
·灰度转换实现 | 第35页 |
·验证 | 第35页 |
·中值滤波模块 | 第35-39页 |
·FPGA 中3x3 方形窗的创建 | 第36页 |
·中值滤波算法的实现 | 第36-38页 |
·验证 | 第38-39页 |
·边沿检测模块 | 第39-44页 |
·边沿检测算子的选择 | 第40-41页 |
·边沿检测的实现 | 第41-43页 |
·验证 | 第43-44页 |
·轮廓提取模块 | 第44-45页 |
·轮廓提取实现 | 第44页 |
·验证 | 第44-45页 |
·SRAM 和FPGA 的接口模块 | 第45-46页 |
·SDRAM 控制模块 | 第46-47页 |
·VGA 控制模块 | 第47页 |
·小结 | 第47-48页 |
第5章 基于ARM 的图像处理模块的实现 | 第48-56页 |
·SRAM 交互模块 | 第48-49页 |
·模式识别 | 第49-53页 |
·特征提取 | 第50-52页 |
·模式判断 | 第52-53页 |
·LCD 控制模块 | 第53-55页 |
·LCD 控制器工作原理 | 第53-54页 |
·图像显示实现 | 第54-55页 |
·小结 | 第55-56页 |
第6章 系统实现与分析 | 第56-59页 |
·硬件平台的实现结果 | 第56页 |
·图像处理实现效果 | 第56-59页 |
第7章 总结与展望 | 第59-61页 |
·总结 | 第59-60页 |
·展望 | 第60-61页 |
参考文献 | 第61-64页 |
致谢 | 第64页 |