首页--工业技术论文--无线电电子学、电信技术论文--通信论文--数据通信论文--图像通信、多媒体通信论文--图像编码论文

基于双核处理器BF561的H.264的视频编码与优化

摘要第1-6页
Abstract第6-12页
第1章 绪论第12-15页
   ·研究背景和意义第12页
   ·研究现状第12-13页
     ·DSP处理器现状第12-13页
   ·视频采集和处理第13页
   ·主要完成工作第13-14页
   ·本章小结第14-15页
第2章 H.264视频编码标准第15-33页
   ·H.264技术特点第15-17页
   ·H.264的结构第17-22页
     ·档次和级别第17-18页
     ·编码标准支持的视频格式第18页
     ·图像分割结构第18-19页
     ·编码结构第19-21页
     ·H.264编、解码器工作原理第21-22页
   ·H.264标准的主要编码技术第22-27页
     ·帧内预测第23-26页
     ·帧间预测第26-27页
   ·整数DCT变换与量化过程第27-30页
     ·整数DCT变换第28页
     ·量化过程第28-30页
   ·重排序第30页
   ·熵编码第30-31页
     ·CAVLC第31页
     ·CABAC第31页
   ·本章小结第31-33页
第3章 ADSP-BF 561硬件平台与实现第33-45页
   ·Blackfin 561处理器第33-34页
     ·ADSP-BF561系统结构第33-34页
     ·Blackfin内核结构第34页
   ·硬件开发平台第34-39页
     ·ADSP-BF561 EZ-KIT LITE评估板第34-36页
     ·Vi sual DSP++5.0简介第36-38页
     ·ADSP HP510ICE仿真器第38-39页
   ·设计方案第39-44页
     ·PPI接口第40-42页
     ·ADV7183第42页
     ·直接内存存取DMA第42-43页
     ·数据格式转换第43-44页
     ·平台选择第44页
   ·本章小结第44-45页
第4章 X264编码器在ADSP-BF561上的实现第45-56页
   ·基于H.264编码协议的开源编码器第45-46页
   ·X264编码器的特点第46页
   ·编码器的实现第46-48页
     ·X264的编码流程第47-48页
   ·X264流程分析第48-53页
     ·编码器主流程第48-50页
     ·帧编码流程第50-51页
     ·宏块编码流程第51-53页
   ·H.264并行编码第53-55页
     ·并行编码设计方案第53-54页
     ·码流整合第54-55页
   ·本章小结第55-56页
第5章 视频编码器的移植与优化第56-66页
   ·编码器的移植第56-58页
     ·编码器移植步骤第56-57页
     ·编码器具体移植过程第57-58页
   ·编码器针对平台的优化第58-61页
     ·一般硬件优化第59-61页
     ·项目级优化第61页
   ·代码优化第61-65页
     ·C语言优化第61-63页
     ·汇编代码优化第63-64页
     ·算法优化第64-65页
   ·结果分析第65-66页
第6章 总结第66-68页
参考文献第68-70页
致谢第70页

论文共70页,点击 下载论文
上一篇:燃气发动机气缸故障诊断研究与应用
下一篇:媒体和国家的发展:尼日尔通信与传播发展研究