| 摘要 | 第1-6页 |
| Abstract | 第6-12页 |
| 第1章 绪论 | 第12-15页 |
| ·研究背景和意义 | 第12页 |
| ·研究现状 | 第12-13页 |
| ·DSP处理器现状 | 第12-13页 |
| ·视频采集和处理 | 第13页 |
| ·主要完成工作 | 第13-14页 |
| ·本章小结 | 第14-15页 |
| 第2章 H.264视频编码标准 | 第15-33页 |
| ·H.264技术特点 | 第15-17页 |
| ·H.264的结构 | 第17-22页 |
| ·档次和级别 | 第17-18页 |
| ·编码标准支持的视频格式 | 第18页 |
| ·图像分割结构 | 第18-19页 |
| ·编码结构 | 第19-21页 |
| ·H.264编、解码器工作原理 | 第21-22页 |
| ·H.264标准的主要编码技术 | 第22-27页 |
| ·帧内预测 | 第23-26页 |
| ·帧间预测 | 第26-27页 |
| ·整数DCT变换与量化过程 | 第27-30页 |
| ·整数DCT变换 | 第28页 |
| ·量化过程 | 第28-30页 |
| ·重排序 | 第30页 |
| ·熵编码 | 第30-31页 |
| ·CAVLC | 第31页 |
| ·CABAC | 第31页 |
| ·本章小结 | 第31-33页 |
| 第3章 ADSP-BF 561硬件平台与实现 | 第33-45页 |
| ·Blackfin 561处理器 | 第33-34页 |
| ·ADSP-BF561系统结构 | 第33-34页 |
| ·Blackfin内核结构 | 第34页 |
| ·硬件开发平台 | 第34-39页 |
| ·ADSP-BF561 EZ-KIT LITE评估板 | 第34-36页 |
| ·Vi sual DSP++5.0简介 | 第36-38页 |
| ·ADSP HP510ICE仿真器 | 第38-39页 |
| ·设计方案 | 第39-44页 |
| ·PPI接口 | 第40-42页 |
| ·ADV7183 | 第42页 |
| ·直接内存存取DMA | 第42-43页 |
| ·数据格式转换 | 第43-44页 |
| ·平台选择 | 第44页 |
| ·本章小结 | 第44-45页 |
| 第4章 X264编码器在ADSP-BF561上的实现 | 第45-56页 |
| ·基于H.264编码协议的开源编码器 | 第45-46页 |
| ·X264编码器的特点 | 第46页 |
| ·编码器的实现 | 第46-48页 |
| ·X264的编码流程 | 第47-48页 |
| ·X264流程分析 | 第48-53页 |
| ·编码器主流程 | 第48-50页 |
| ·帧编码流程 | 第50-51页 |
| ·宏块编码流程 | 第51-53页 |
| ·H.264并行编码 | 第53-55页 |
| ·并行编码设计方案 | 第53-54页 |
| ·码流整合 | 第54-55页 |
| ·本章小结 | 第55-56页 |
| 第5章 视频编码器的移植与优化 | 第56-66页 |
| ·编码器的移植 | 第56-58页 |
| ·编码器移植步骤 | 第56-57页 |
| ·编码器具体移植过程 | 第57-58页 |
| ·编码器针对平台的优化 | 第58-61页 |
| ·一般硬件优化 | 第59-61页 |
| ·项目级优化 | 第61页 |
| ·代码优化 | 第61-65页 |
| ·C语言优化 | 第61-63页 |
| ·汇编代码优化 | 第63-64页 |
| ·算法优化 | 第64-65页 |
| ·结果分析 | 第65-66页 |
| 第6章 总结 | 第66-68页 |
| 参考文献 | 第68-70页 |
| 致谢 | 第70页 |